女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 測試測量 > 測試測量
[導讀]1.1方案選擇阻抗測量通常是向被測對象注入微小的正弦電流信號,同時通過測量電壓信號,以獲取相關的電阻抗信息。系統(tǒng)不僅要求正弦波信號波形失真小、幅值穩(wěn)定,而且必須具有頻率、幅值、相位可調節(jié)的功能。因此正弦波

1.1方案選擇

阻抗測量通常是向被測對象注入微小的正弦電流信號,同時通過測量電壓信號,以獲取相關的電阻抗信息。系統(tǒng)不僅要求正弦波信號波形失真小、幅值穩(wěn)定,而且必須具有頻率、幅值、相位可調節(jié)的功能。因此正弦波信號發(fā)生器的設計是阻抗測量系統(tǒng)的重要環(huán)節(jié)。

正弦波信號發(fā)生器主要有模擬式和數(shù)字式兩種類型。

模擬方法實現(xiàn)正弦波發(fā)生器優(yōu)點在于電路結構簡單、相對成本較低,輸出信號失真較小。但也存在明顯的不足,即電路的頻率、幅值調節(jié)困難。

早期的數(shù)字式信號發(fā)生器是采用向EPROM中寫入固定的數(shù)字化正弦波信號值,以一定頻率讀取正弦波表的內存地址,將得到的數(shù)字信號進行數(shù)模轉換,再進一步通過低通濾波器將輸出的模擬階梯波去除高頻諧波,從而得到平滑正弦波電壓信號。此方法產生的信號穩(wěn)定可靠,頻率、幅值改變靈活,相移補償方便易行,但相對模擬方法電路復雜,造價較高。

直接數(shù)字頻率合成技術[21],即DDS(Direct Digital Frequency Synthesizer),是近年來迅速發(fā)展起來的第三代頻率合成技術。

DDS技術具有頻率轉換時間短、頻率穩(wěn)定度高、相位噪聲低、相位分辨率高等突出優(yōu)點。而且具有體積小,功耗低的特點,因此采用DDS技術對信號源電路進行設計是一種較為合適的方法。

1.1.1 DDS技術的優(yōu)點

1.輸出頻率相對帶寬較寬輸出頻率帶寬為50%f s(理論值)。但考慮到低通濾波器的特性和設計難度以及對輸出信號雜散的抑制,實際的輸出頻率帶寬仍能達到40%f s。

2.頻率轉換時間短DDS是一個開環(huán)系統(tǒng),無任何反饋環(huán)節(jié),這種結構使得DDS的頻率轉換時間極短。事實上,在DDS的頻率控制字改變之后,需經過一個時鐘周期之后按照新的相位增量累加,才能實現(xiàn)頻率的轉換。因此,頻率轉換的時間等于頻率控制字的傳輸時間。時鐘頻率越高,轉換時間越短。DDS的頻率轉換時間可達納秒級,比使用其它的頻率合成方法都要短數(shù)個數(shù)量級。

3.頻率分辨率極高若時鐘f s的頻率不變,DDS的頻率分辨率就由相位累加器的位數(shù)N決定。只要增加相位累加器的位數(shù)N即可獲得任意小的頻率分辨率。目前,大多數(shù)DDS的分辨率在1Hz數(shù)量級,許多小于1MHz甚至更小。

4.相位變化連續(xù)改變DDS輸出頻率,實際上改變的每一個時鐘周期的相位增量,相位函數(shù)的曲線是連續(xù)的,只是在改變頻率的瞬間其頻率發(fā)生了突變,因而保持了信號相位的連續(xù)性。

5.輸出波形的靈活性只要在DDS內部加上相應控制如調頻控制FM、調相控制PM和調幅控制AM,即可以方便靈活地實現(xiàn)調頻、調相和調幅功能,產生FSK、PSK、ASK和MSK等信號。另外,只要在DDS的波形存儲器存放不同波形數(shù)據(jù),就可以實現(xiàn)各種波形輸出。當DDS的波形存儲器分別存放正弦和余弦函數(shù)表時,既可得到正交的兩路輸出。

6.其他優(yōu)點由于DDS中幾乎所有部件都屬于數(shù)字電路,易于集成,功耗低、體積小、重量輕、可靠性高,且易于程控,使用相當靈活,因此性價比極高。

1.1.2 DDS技術原理及實現(xiàn)方法

直接數(shù)字頻率合成(Direct Digital Frequency Synthesis即DDFS。一般簡稱DDS)是一種新的頻率合成技術。同傳統(tǒng)的直接頻率合成(DS)、鎖相環(huán)間接頻率合成(PLL)方法相比,它具有很多優(yōu)點:頻率切換時間短、頻率分辨率高、相應變化連續(xù)、容易實現(xiàn)對輸出信號的多種調制等。

直接數(shù)字頻率合成是基于奈奎斯特抽樣定理和數(shù)字波形合成原理而發(fā)展起來的一種數(shù)字化的頻率合成技術。

DDS的基本原理是利用采樣定理,通過查表法產生波形。

DDS的結構有很多種,其基本的電路原理如圖3-1所示。

 

 

相位累加器由N位加法器與N位累加寄存器級聯(lián)構成。每來一個時鐘脈沖f s,加法器將頻率控制字k與累加寄存器輸出的累加相位數(shù)據(jù)相加,把相加后的

結果送至累加寄存器的數(shù)據(jù)輸入端。累加寄存器將加法器在上一個時鐘脈沖作用后所產生的新相位數(shù)據(jù)反饋到加法器的輸入端,以使加法器在下一個時鐘脈沖的作用下繼續(xù)與頻率控制字相加。這樣,相位累加器在時鐘作用下,不斷對頻率控制字進行線性相位累加。

由此可以看出,相位累加器在每一個時鐘脈沖輸入時,把頻率控制字累加一次,相位累加器輸出的數(shù)據(jù)就是合成信號的相位,相位累加器的溢出頻率就是DDS輸出的信號頻率。用相位累加器輸出的數(shù)據(jù)作為波形存儲器(ROM)

的相位取樣地址,這樣就可把存儲在波形存儲器內的波形抽樣值(二進制編碼)經查找表查出,完成相位到幅值轉換。

波形存儲器的輸出送到D/A轉換器,D/A轉換器將數(shù)字量形式的波形幅值轉換成所要求合成頻率的模擬量形式信號。

低通濾波器用于濾除不需要的取樣分量[22],以便輸出頻譜純凈的正弦波信號。

DDS在相對帶寬、頻率轉換時間、高分辨力、相位連續(xù)性、正交輸出以及集成化等一系列性能指標方面遠遠超過了傳統(tǒng)頻率合成技術所能達到的水平,為系統(tǒng)提供了優(yōu)于模擬信號源的性能。

DDS的實現(xiàn)方法有以下幾種方案:1.采用高性能DDS單片電路的設計方案;2.采用低頻正弦波DDS單片電路的設計方案;3.自行設計的基于FPGA芯片的設計方案;在對DDS性能要求不苛刻、控制要求靈活的應用場合,優(yōu)先選用基于FPGA設計的DDS電路;在需要的頻率點很多,特定頻率時諧波失真要求較小的場合,優(yōu)先選用低頻正弦波DDS單片電路;而在對輸出信號性能要求高的場合,則優(yōu)先采用采用高性能DDS單片電路,這樣可以減小設計和調試難度。

而基于本系統(tǒng)的寬頻帶、分辨率高的設計要求,采用高性能DDS單片電路的設計方案。

1.1.3 DDS芯片的選擇

目前,市場上性能優(yōu)良的DDS產品己不斷推出,Qualcomm公司的Q2220,Q2234,Q2368等產品。

Q2334在30MHz的時鐘上可以高達0.007Hz的頻率分辨率提供10MHz以上的信號,而幅度量化噪聲低于信號幅值72dB,但由于價格昂貴,因此主要用于擴頻通信、電子戰(zhàn)等尖端領域;Sciteq公司相繼推出了系列化的DDS產品,其中ADS-431,時鐘頻率1.6GHz,可正交輸出,分辨率1Hz雜散-45dBc,捷變時間30ns;美國Stanford公司也相繼推出了系列化的DDS產品,如STEL-2171,GaAs電路,時鐘頻率1GHz,分辨率0.3Hz,雜散-55dBc,捷變時間25ns,這兩種都需要直接輸入比較高的系統(tǒng)時鐘頻率,而且采用GaAs電路,價格昂貴。

現(xiàn)在流行的DDS產品以Analog Devices公司的最多,主要有AD7008、AD9830~AD9835、AD9850~AD9854等十幾種芯片,形成了從0-120MHz的寬輸出頻率范圍系列。

ADI公司的DDS產品具有高性能和集成了多功能,是市場上極具競爭力的小封裝解決方案,并具有極高的性價比。本論文的方案使用Analog Devices公司推出的新一代DDS芯片AD9858,該芯片除了DDS內核電路以外還集成了其它高性能的功能部件,此外與其它的DDS芯片相比還具有很多優(yōu)勢,下面就對這個芯片做一介紹。

AD9858是ADI公司推出的一種高性能新型DDS芯片,具有1GSPS(千兆次取樣/秒)速率、10位D/A轉換器、快速頻率跳躍和精細分辨率功能的單片DDS解決方案。

AD9858比先前的解決方案速度快三倍而功耗卻未增加,和其它高速DDS產品不同,AD9858內部集成了DAC、相位/頻率檢測器和電荷泵,能滿足設計者低相位噪音、低虛假能量、快速頻率轉換和寬帶寬線性掃描的要求。其主要性能指標如下:1.具有1千兆次/秒的采樣速率;2.集成有10位D/A轉換器;3.具有單音、頻率掃描及全睡眠三種操作模式;4.具有良好的動態(tài)性能:在360MHz輸出時仍有50dBc SFDR(無雜散動態(tài)范圍);5.具有4套32位可編程頻率寄存器,14位可編程相位寄存器;6.內含一個32位控制字寄存器、一個32位頻率增量改變字寄存器和一個16位單頻點持續(xù)時間字寄存器;7.集成有2GHz的混頻器;8.有簡化的控制接口:10MHz的串行兩線或三線外圍接口及100MHz的8位并行端口;9.具有多路低功耗功能;可采用單端或差分參考時鐘輸入。

AD9858在內部時鐘頻率為1GHz時,其輸出信號最高頻率可達到400MHz,頻率分辨率低于0.1Hz,頻率轉換時間最小值約0.0067μs,這些指標完全能滿足本系統(tǒng)的設計要求,因此采用該DDS芯片作為信號發(fā)生電路的核心器件。

3.1.4總體設計框圖

信號源的框圖如圖3-2所示。

 

 

信號源輸出為正弦波形,頻率、幅度可數(shù)控??煽貢r鐘信號發(fā)生器NBC12439主要是為AD9858提供參考時鐘,其最大輸出為800MHz的時鐘信號(AD9858可以輸入高達1GHz的時鐘信號)。通過對AD9858寫入不同的控制字使AD9858輸出的掃頻信號頻率滿足不同情況下的測試要求。

一般情況下,AD9858輸出信號的幅度范圍不夠,需對信號進行放大,放大電路的設計較為簡單,為了便于對輸出信號的功率控制使用了可控增益放大器,易于數(shù)字控制增益的大小;又因為在電力、通信等領域,所要求輸出信號的功率會比較高,普通的運放難以達到要求,故使用射頻放大器來提升信號的輸出功率。

AD9858所產生的信號直接由器件內部的DAC輸出,內部不含低通濾波器,故要對其輸出信號進行濾波處理。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準確測試紋波電流不僅能驗證電容性能是否達標,也是電路設計可靠性驗證的關鍵環(huán)節(jié)。以下從測試原理、設備準備、操作步驟到數(shù)據(jù)解讀,全面介紹電解電容紋波電流...

關鍵字: 電解電容 紋波電流 電路設計

在電子電路設計與實踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關鍵組件。然而,當我們將兩個輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時,會引發(fā)一系列復雜的物理現(xiàn)象和潛在風險。這一操作不僅違反了常規(guī)的電路設計原則,還可能對電路系統(tǒng)造成...

關鍵字: 穩(wěn)壓 芯片 電路設計

在當今電子技術飛速發(fā)展的時代,隨著電子產品不斷向小型化、高性能化邁進,印刷電路板(PCB)的設計變得愈發(fā)復雜和精密。過孔,作為 PCB 中連接不同層線路的關鍵元件,其對信號完整性的影響已成為電路設計中不可忽視的重要因素。...

關鍵字: 印刷電路板 電路設計 信號

IIC(Inter IC Bus)協(xié)議是一種廣泛應用于嵌入式系統(tǒng)中的同步半雙工通信協(xié)議。隨著電子設備的復雜性不斷增加,高多層電路板設計變得越來越普遍。在高多層電路板中實現(xiàn)可靠的IIC通信,需要綜合考慮布線策略、電源設計、...

關鍵字: 電路板 電路設計

在現(xiàn)代高速、高密度的電路設計領域,電路完整性是確保電子系統(tǒng)可靠運行的關鍵要素?;芈冯姼凶鳛殡娐分械囊粋€重要參數(shù),對電路完整性有著多方面的深遠影響。從信號傳輸?shù)臏蚀_性到電源系統(tǒng)的穩(wěn)定性,回路電感在其中扮演著不容忽視的角色。...

關鍵字: 電子系統(tǒng) 回路電感 電路設計

在現(xiàn)代汽車電子控制系統(tǒng)中,CAN(Controller Area Network,控制器局域網(wǎng))總線作為一種高效、可靠的通信協(xié)議,發(fā)揮著舉足輕重的作用。它不僅連接著發(fā)動機控制單元(ECU)、變速器控制單元、制動系統(tǒng)控制單...

關鍵字: 車規(guī)級CAN總線 電路設計

為增進大家對用以太網(wǎng)的認識,本文將對以太網(wǎng)核心技術、以太網(wǎng)和寬帶的區(qū)別予以介紹。

關鍵字: 以太網(wǎng) 指數(shù) 寬帶

串聯(lián)一個二極管,是利用二極管的單向導電的特性,實現(xiàn)了最簡單可靠的低成本防反接功能電路。這種低成本方案一般在小電流的場合,類似小玩具等。

關鍵字: 電路設計 串聯(lián)

USB 2.0接口以其高速率等優(yōu)點漸有取代傳統(tǒng)ISA及PCI數(shù)據(jù)總線的趨勢,熱插拔特性也使其成為各種PC外設的首選接口。

關鍵字: 數(shù)據(jù)采集 電路設計

蘇州東方克洛托光電技術有限公司(以下簡稱“東方克洛托光電”)憑借其出色的產品性能和優(yōu)質的服務,成功中標中國科學院上海光機所的招標項目,并于12月初完成了設備的交付。此次中標及交付,不僅代表著東方克洛托光電在光學精密檢測領...

關鍵字: 東方克洛托光電 測量儀
關閉