女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]TMS320LF2407A采用了高性能靜態(tài)CMOS技術(shù),使得供電電壓降為3.3V,減小了控制器的功耗。但是系統(tǒng)中依然存在很多5V供電的芯片,因此這個系統(tǒng)中就不可避免地存在不同供電電壓的模塊。

作者Email: xuelei_51@126.com

    摘要:TMS320LF2407A采用了高性能靜態(tài)CMOS技術(shù),使得供電電壓降為3.3V,減小了控制器的功耗。但是系統(tǒng)中依然存在很多5V供電的芯片,因此這個系統(tǒng)中就不可避免地存在不同供電電壓的模塊。為了適應(yīng)混合電壓系統(tǒng),采用CPLD(EPM7128)實現(xiàn)DSP(TMS320LF2407A)與5V器件接口。

    關(guān)鍵詞:CPLD(CPLD);DSP(DSP);混合電壓(MultiVolt)

1. EPM7128SLC84-15簡述

EPM7128SLC84-15是Altera公司推出的MAX7000S 系列的CPLD(Complex Programmable Logic Device);采用CMOS E2PROM工藝,傳輸延遲僅為5ns;內(nèi)部具有豐富的資源--128個觸發(fā)器、2500個用戶可編程門;而且具有68個用戶可編程的IO口,為系統(tǒng)定義輸入、輸出和雙向口提供了極大的方便;為了比較適合混合電壓系統(tǒng),通過配置,輸入引腳可以兼容3.3V/5V邏輯電平,輸出可以配置為3.3V/5V邏輯電平輸出。EPM7128同時還提供了JTAG接口,可進行ISP編程,極大地方便了用戶。

2. 電源設(shè)計

TMS320LF2407A的工作電壓是3.3V,而系統(tǒng)中許多常用外圍器件的主要工作電壓通常是5V,因此以TMS320LF2407A為核心構(gòu)成的應(yīng)用系統(tǒng)必然是一個混合電壓系統(tǒng)。系統(tǒng)中不僅要求有3.3V的電源,還要求有5V的電源。設(shè)計的目標就是減少所需電源的數(shù)目,并減少產(chǎn)生這些電源電壓所需器件的數(shù)目。為了減少多電源所需的額外器件的數(shù)目,不少廠家提供了產(chǎn)生多種電壓的芯片。同時,隨著技術(shù)的不斷進步,將會出現(xiàn)更多的低電壓器件,從而逐漸消除對多電源的要求和產(chǎn)生這些電源的花費和復(fù)雜性。 對于TMS320LF2407A應(yīng)用系統(tǒng)而言,首先要解決的就是3.3V電源問題。解決3.3V電源通常有以下幾種方案。

2.1 電阻分壓

利用電阻分壓的方法,其原理如圖1所示。其成本比較低并且結(jié)構(gòu)簡單,可以作為一種應(yīng)急的方案。但是,該電路實際的輸出電壓顯然要小于3.3V,并且隨著負載的變化,輸出電壓也會產(chǎn)生波動。此外,這種電路的無功功耗也比較大。

2.2 直接采用電源模塊

考慮到開關(guān)電源設(shè)計的復(fù)雜性,一些公司推出了基于開關(guān)電源技術(shù)的低電壓輸出電源模塊。這些模塊可靠性和效率都很高,電磁輻射小,而且許多模塊還可以實現(xiàn)電源隔離。這些電源模塊使用方便,只需增加很少的外圍元件,但是價格比較昂貴。

2.3 利用線性穩(wěn)壓電源轉(zhuǎn)換芯片

線性穩(wěn)壓芯片是一種最簡單的電源轉(zhuǎn)換芯片,基本上不需要外圍元件。但是傳統(tǒng)的線性穩(wěn)壓器,如LM317,要求輸入電壓比輸出電壓高2V或者更大,否則就不能夠正常工作。因此對于5V的輸入,輸出并不能夠達到3.3V。面對低壓電源的需求,許多電源芯片公司推出了低壓差線性穩(wěn)壓器(LDO)。這種電源芯片的壓差只有1.3V~0.2V,可以實現(xiàn)5V轉(zhuǎn)3.3V的要求。LDO所需的外圍器件數(shù)目少、使用方便、成本較低、紋波小、無電磁干擾。例如,TI公司的TPS73xx系列就是TI公司為配合DSP而設(shè)計的電源轉(zhuǎn)換芯片,其輸出電流可以達到500mA,且接口電路非常簡單,只需接上必要的外圍電阻,就可以實現(xiàn)電源轉(zhuǎn)換。該系列分為固定電壓輸出的芯片和可調(diào)電壓輸出的芯片,但這種芯片通常效率不是很高。

綜合幾種電源的優(yōu)缺點,DSP系統(tǒng)采用LDO芯片TPS7333。此芯片是TI公司專門為3.3V低壓系統(tǒng)設(shè)計的,它是固定輸出3.3V,且有上電產(chǎn)生DSP系統(tǒng)復(fù)位所需的信號。此外它輸出電流可達幾百毫安,輸出功率完全能夠滿足系統(tǒng)所需。具體電路如圖2所示。

3. TMS320LF2407A邏輯接口設(shè)計

3.1 各種電平的轉(zhuǎn)換標準

在進行DSP系統(tǒng)設(shè)計時,除了DSP和CPLD本身外,還有很多外圍的模塊和芯片,比如鍵盤顯示接口芯片(82C79)、D/A、A/D、I2C等。這些可歸成兩類--輸入5V TTL電平和5V CMOS電平。因此就存在一個如何將DSP與這些芯片或模塊可靠接口的問題。

圖3所列為5V CMOS、5V TTL和3.3V TTL電平的轉(zhuǎn)換標準。其中,VOH表示輸出高電平的最低電壓,VIH表示輸入高電平的最低電壓,VIL表示輸入低電平的最高電壓,VOL表示輸出低電平最高電壓。從表1中可以看出,5V TTL和3.3V的轉(zhuǎn)換標準是一樣的,而5V CMOS的轉(zhuǎn)換標準是不同的。因此,在將3.3V系統(tǒng)與5V系統(tǒng)接口時,必須考慮到兩者的不同。

在混合電壓系統(tǒng)中,不同電源電壓的邏輯器件互相接口時存在以下幾個問題。

① 加到輸入和輸出引腳上允許的最大電壓限制問題。器件對加到輸入或者輸出腳上的電壓通常是有限制的,這些引腳由二極管或者分離元件接到VCC。如果接入的信號電壓過高,則電流將會通過二極管或者分離元件流向電源。例如在3.3V器件的輸入端加上5V的信號,則5V電源會向3.3V電源充電。持續(xù)的電流將會損壞二極管和其它電路元件。

② 兩個電源間電流的互串問題。在等待或者掉電時,3.3V電源降到0V,大電流將流通到地。這使得總線上的高電壓被下拉到地,引起數(shù)據(jù)丟失和元件損壞。必須注意的是:不管在3.3V的工作狀態(tài)還是在0V的等待狀態(tài),都不允許電流流向VCC。

③ 接口輸入轉(zhuǎn)換門限問題。用5V的器件驅(qū)動3.3V的器件有很多不同的情況,同樣TTL和CMOS間的轉(zhuǎn)換電平也存在著不同情況。驅(qū)動器必須滿足接收器的輸入轉(zhuǎn)換電平,并且要有足夠的容限以確保不損壞電路元件。

3.2 DSP(TMS320LF2407A)與5V電平接口的4種情形

在DSP混合電壓系統(tǒng)中,有下面4種不同的情況需考慮:

① DSP(TMS320LF2407A)驅(qū)動5V TTL器件(直接相連)。由于 3.3V器件的VOH和VOL電平分別是2.4V和0.4V,5V TTL器件的VIH 和VIL 電平分別是2V和0.8V;而TMS320LF2407A實際上能輸出3V擺幅電壓,顯然5V TTL器件能夠正確識別TMS320LF2407A的輸入電平。

② 5V TTL器件驅(qū)動TMS320LF2407A(不能直接連接)。TMS320LF2407A的典型工作電壓是3.3V,其I/O口的電平也是3.3V。在進行外圍接口設(shè)計時,如果外圍器件的工作電壓是5V,其輸出電壓會大于DSP的電源電壓,這樣就會向3.3V電源灌電流,損壞TMS320LF2407A,所以這是絕對不可直接相連的。由于CPLD(EMP7128)有5V容限,所以可以與5V TTL器件直接連接。而CPLD(EPM7128)可以配置為3.3V輸出,其輸出可以被TMS320LF2407A所接受,所以TMS320LF2407A需經(jīng)過CPLD(EPM7128)才能與5V TTL器件相連,接受輸入信號。

③ 5V CMOS器件驅(qū)動TMS320LF2407A(需經(jīng)過EPM7128電平轉(zhuǎn)換)。分析同上,5V CMOS器件不可以直接驅(qū)動TMS320LF2407A。通過比較5V CMOS的VOH 和VOL以及3.3V的VIH 和VIL 的轉(zhuǎn)換電平可以看出,雖然兩者存在一定的差別,但是能夠承受5V電壓的3.3V器件可以正確識別5V器件送來的電平值。所以能夠承受5V電壓的3.3V 器件的輸入端可以直接與5V器件的輸出端接口。CPLD(EPM7128)有5V容限,故能直接與5V器件的輸出端接口,而它的輸出是3.3V TTL電平,可以被DSP(TMS320LF2407A)接受。

④DSP(TMS320LF2407A)驅(qū)動5V CMOS(不能直接相連)。3.3V與5V CMOS的電平轉(zhuǎn)換標準是不一樣的。從圖3中可以看出,3.3V輸出的高電壓的最低電壓值VOH = 2.4V(輸出的最高電壓可以達到3.3V),而5V CMOS器件要求的高電平最低電壓VIH = 3.5V,因此TMS320LF2407A的輸出不能直接驅(qū)動5V CMOS器件。為此必須做些處理。最通用的方法就是,使用電平接口轉(zhuǎn)換芯片實現(xiàn)3.3V與5V電平的相互轉(zhuǎn)換??梢圆捎秒p電壓(一邊是3.3V,另一邊是5V)供電的雙向驅(qū)動器來實現(xiàn)電平轉(zhuǎn)換。如TI的SN74ALVC164245、SN74ALVC4245等芯片,可以較好地解決3.3V與5V電平的轉(zhuǎn)換問題。也可以通過CPLD,利用CPLD輸出口設(shè)置OC(集電極開路),外接一個電阻上拉到5V,這樣就可以驅(qū)動5V CMOS器件,只是邏輯反向了而已。

3.3 本系統(tǒng)所采用的轉(zhuǎn)換接口

由于EMP7128具有混合電壓特性,VCCINT接5V,輸入口的邏輯電平范圍為TTL,因此它能夠兼容3.3V/5V輸入。輸出口的邏輯電平范圍為0V~VCCIO,VCCIO可以接3.3V或者5V。本DSP系統(tǒng)就采用EMP7128作為邏輯電平轉(zhuǎn)換接口,使輸入配置為5V,輸出配置為3.3V,對于一些輸出驅(qū)動5V COMS器件的IO口,配置輸出口為OC門,外接上拉電阻,拉到5V電壓,只是編程中要注意輸出口的邏輯反向。系統(tǒng)電路原理圖如圖4所示:

4. 結(jié)論

經(jīng)過實際應(yīng)用證明,應(yīng)用CPLD(EMP7128)配置輸入引腳兼容3.3V/5V邏輯電平和輸出為3.3V/5V邏輯電平,使DSP(TMS320LF2407A)系統(tǒng)可以與5V TTL和5V COMS電平順利接口。經(jīng)過CPLD(EMP7128)使DSP(TMS320LF2407A)的3.3V電壓系統(tǒng)與5V器件構(gòu)成一個混合電壓系統(tǒng),確保了系統(tǒng)的安全性及可靠性,并且由于EPM7128的可編程特性使得系統(tǒng)連接具有易改性和保密性。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

有產(chǎn)生負輸出電壓的標準技術(shù),并且有動態(tài)調(diào)整輸出電壓的眾所周知的方法。我希望在本文中解決的缺失環(huán)節(jié)將這兩種技術(shù)與簡單的電平轉(zhuǎn)換電路結(jié)合起來。

關(guān)鍵字: 負電壓 電平轉(zhuǎn)換

正弦信號發(fā)生器是一種用于產(chǎn)生正弦波信號的電子設(shè)備,廣泛應(yīng)用于通信、測試和測量等領(lǐng)域。該發(fā)生器主要由兩部分組成:正弦波信號發(fā)生器和調(diào)頻、調(diào)相、鍵控等信號產(chǎn)生部分。

關(guān)鍵字: 正弦波信號發(fā)生器 CPLD

CPLD(可編程邏輯器件)無刷直流電機驅(qū)動設(shè)計是一種基于硬件可編程邏輯電路的電機驅(qū)動方法。CPLD無刷直流電機驅(qū)動設(shè)計的主要目的是實現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無刷直流電機驅(qū)動設(shè)計及原理的一些基本信息:

關(guān)鍵字: 無刷直流電機 CPLD 可編程邏輯電路

反相降壓-升壓電路通常用于從正電壓產(chǎn)生負電源電壓。最重要的一步是確保正確產(chǎn)生負電壓。但是,如果電源由主應(yīng)用電路控制或監(jiān)控,則可能還需要電平轉(zhuǎn)換電路。該電路以地為基準,而反相降壓-升壓電源電路的GND引腳連接到所產(chǎn)生的負電...

關(guān)鍵字: 電平轉(zhuǎn)換 負電壓

摘要:基于DSP和CPLD設(shè)計了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機控制網(wǎng)絡(luò) 1553B總線 CPLD

過去的汽車信息娛樂系統(tǒng)主要基于 5V 和 3.3V 電壓電源。這是因為 12-14V 電池在汽車系統(tǒng)中很容易獲得,可以降壓到較低的電壓。然而,有幾個關(guān)鍵因素推動了信息娛樂系統(tǒng)、高級駕駛輔助系統(tǒng) (ADAS)和集群系統(tǒng)對低...

關(guān)鍵字: 電平轉(zhuǎn)換 汽車電源

許多信號路徑是直流 (DC) 耦合的,當信號路徑的不同部分需要不同的工作條件時,這可能會帶來挑戰(zhàn)。信號路徑的許多部分都以地為參考,其中信號以大約 0V 的平均值或中間值變化。

關(guān)鍵字: 差分放大器 電平轉(zhuǎn)換

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

摘要:針對傳統(tǒng)基于單片機設(shè)計的出租車計費器系統(tǒng)的諸多不足,提出了一種利用VHDL設(shè)計的基于CPLD的出租車計費器系統(tǒng)的設(shè)計方案。該方案模擬了出租車的啟動、停止、暫停、換擋等功能,并用動態(tài)掃描電路顯示出租車所走的里程及其所...

關(guān)鍵字: VHDL CPLD 出租車計費器 QuartusII

大家好,我是記得誠。為什么要進行電平轉(zhuǎn)換?電平轉(zhuǎn)換針對的是兩個或者兩個以上的CPU之間的通訊需要進行的一種轉(zhuǎn)換技術(shù),兩個CPU如果供電電壓不一樣,比如一個是1.2V,另一個是3.3V,那么在電平不匹配的情況下工作,會造成...

關(guān)鍵字: 電平轉(zhuǎn)換
關(guān)閉