女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 消費電子 > 消費電子
[導(dǎo)讀]本文介紹了一種針對人們將旋轉(zhuǎn)編碼器用于控制時經(jīng)常遇到的“粗/細”問題的靈活解決方案。誰說必須使用微處理器才能增加智能?與普通面板安裝式電位計的尺寸和形狀

本文介紹了一種針對人們將旋轉(zhuǎn)編碼器用于控制時經(jīng)常遇到的“粗/細”問題的靈活解決方案。誰說必須使用微處理器才能增加智能?

與普通面板安裝式電位計的尺寸和形狀相仿,增量式旋轉(zhuǎn)編碼器提供了一種模擬電位計的“數(shù)字”廉價替代品。這種編碼器通常用在音視頻設(shè)備、環(huán)境控制、消費類電器、實驗室設(shè)備、科學儀器等設(shè)備中完成電平控制、調(diào)諧和定時器設(shè)置。


增量型編碼器的輸出一般由兩個相位上正交(即相移為四分之一周期)的信號組成,軸每旋轉(zhuǎn)一次會產(chǎn)生固定數(shù)量的脈沖,每個脈沖對應(yīng)旋轉(zhuǎn)的增量。編碼器內(nèi)部有兩個開關(guān)連接到公共端。這個公共端通常連接到地,如圖1所示,而兩個正交輸出連接到上拉電阻(R1和R2)。


圖1:自適應(yīng)接口電路響應(yīng)編碼器的快速旋轉(zhuǎn),并據(jù)此增加輸出脈沖速率。

 

圖1陰影部分電路是用于實現(xiàn)正交編碼的典型編碼器接口。其中R3-C1和R4-C2提供噪聲濾除和觸點去抖,同時由施密特NAND IC1a和IC1b在A點和B點產(chǎn)生“完整的”數(shù)字信號。與編碼器輸出一樣,這些信號的相位差也是90度:當編碼器順時針旋轉(zhuǎn)時,信號A的上升沿領(lǐng)先信號B上升沿四分之一周期;當編碼器逆時針旋轉(zhuǎn)時,信號B領(lǐng)先信號A四分之一個周期。


將信號A發(fā)送至觸發(fā)器IC2a的D輸入端,用信號B的上升沿作為觸發(fā)器的觸發(fā)時鐘,那么當編碼器順時針旋轉(zhuǎn)時,Q端的輸出信號變高;當編碼器逆時針方向旋轉(zhuǎn)時,Q端的輸出信號變低,從而指示旋轉(zhuǎn)的方向。信號A或B都可以用作增量脈沖。例如,如果編碼器是20增量類型,那么軸每轉(zhuǎn)360度A或B點的信號都會產(chǎn)生20個脈沖。

在任一時刻只有少量編碼器旋轉(zhuǎn)的應(yīng)用中簡單接口電路可以工作的很好。然而,在要求數(shù)百甚至上千的增量脈沖情況下這種接口電路是遠遠不夠的。例如,考慮1000個脈沖要通過時鐘進入計數(shù)器的應(yīng)用。20增量型編碼器需要旋轉(zhuǎn)50次才能產(chǎn)生這么多脈沖,這是非常耗時和費力的任務(wù)!


然而,只需增加另外一個集成電路(IC3,一個雙路可重觸發(fā)單穩(wěn)態(tài)多諧振蕩器)和少量的低價元件,電路就能識別編碼器為了信號B處的每個增量脈沖產(chǎn)生多個輸出脈沖而正在快速旋轉(zhuǎn)。這個附加電路顯示在圖中的陰影區(qū)外,工作原理如下:


單穩(wěn)態(tài)多諧振蕩器IC3a和觸發(fā)器IC2b組成了一個簡單的速率檢測器,它能監(jiān)視B點信號的頻率。編碼器更快速度的旋轉(zhuǎn)將增加該信號頻率,縮短信號周期。速率檢測器能夠判斷什么時候信號周期小于由單穩(wěn)態(tài)電路的定時元件R5和C3設(shè)定的閾值。


第二個單穩(wěn)態(tài)器件IC3b與增加的R6、C4和Q1一起工作在非穩(wěn)態(tài)。定時元件R6-C4和R8-C5決定了從引腳12采集到的非穩(wěn)態(tài)輸出信號的頻率和占空比。


第一個單穩(wěn)態(tài)器件IC3a被配置為在B信號的下降沿觸發(fā),而觸發(fā)器IC2b的觸發(fā)時鐘是B信號的上升沿。當編碼器旋轉(zhuǎn)速度較慢時,IC3a的Q輸出端(引腳13)信號由一系列正向脈沖組成。脈沖寬度等于:


t(w) = 0.45 × R5 × C3 (秒) (Vcc = 5V)


當R5 = 560kΩ并且 C3 = 100nF時,t(w)標稱值是25ms。當編碼器旋轉(zhuǎn)很慢時,信號B的頻率很低,其周期相對較長,(在被信號B的下降沿作為時鐘觸發(fā)后)IC3a的Q輸出端信號在信號B再次變高之前已經(jīng)返回到低電平?,F(xiàn)在,由于Q驅(qū)動IC2b的/RESET輸入,信號B在觸發(fā)器時鐘輸入端(引腳11)的正跳變對輸出沒有影響,Q端(引腳9)保持低電平。繼而使IC3b的/RESET輸入端(引腳11)置低,IC3b周圍形成的非穩(wěn)態(tài)電路保持在復(fù)位狀態(tài),最終使/Q輸出端(引腳12)處于高電平。最終結(jié)果是IC3a的Q輸出端的25ms脈沖經(jīng)選通穿過IC1d,然后被IC1c反向,電路輸出包含一系列恒定寬度的正向脈沖,每個脈沖對應(yīng)編碼器的增量旋轉(zhuǎn)。因此,當編碼器慢速旋轉(zhuǎn)時,電路每個增量只產(chǎn)生一個25ms的輸出脈沖。

如果編碼器相對較快的旋轉(zhuǎn),信號B的周期會相應(yīng)縮短,直到該信號下面部分(“空”)的寬度剛好小于t(w)(IC3a的輸出脈沖時長)。由于引腳13的Q端在信號B變高時是高電平,因此IC2b的觸發(fā)器由B的上升沿作時鐘觸發(fā),其引腳9的Q輸出變高。這種低到高的轉(zhuǎn)變將使IC3b從復(fù)位狀態(tài)釋放,同時觸發(fā)非穩(wěn)態(tài)電路,使之開始以R6-C4和R8-C5確定的頻率振蕩。結(jié)果除了IC3a的Q輸出端脈沖外,在IC3b的/Q輸出端產(chǎn)生的一個或多個脈沖也會經(jīng)選通經(jīng)過IC1d。詳見圖2a的底部軌跡。[!--empirenews.page--]


圖2a:電路從單個脈沖逐步過渡到多個脈沖。

 

最后,當編碼器旋轉(zhuǎn)速度非常快時,B點信號的下降沿將在其Q輸出有可能變低之前重新觸發(fā)IC3a。在這些條件下,IC3a和IC2b的Q輸出端都保持在高電平,從而允許非穩(wěn)態(tài)電路自由運行。結(jié)果IC1c輸出端的信號是一連串非穩(wěn)態(tài)頻率的脈沖,如圖2b的底部軌跡所示。


圖2b:當編碼器旋轉(zhuǎn)速度很快時,輸出以非穩(wěn)態(tài)頻率“自由運行”。

 

圖2細節(jié):頂部軌跡:信號A;中間軌跡:信號B;底部軌跡:IC1c的電路輸出。


電路從單脈沖變?yōu)槎嗝}沖的轉(zhuǎn)折點取決于IC3a的定時元件。用戶合理期待的編碼器最快轉(zhuǎn)速大約是每秒兩轉(zhuǎn)。對于每轉(zhuǎn)20個增量的編碼器來說,這相當于每秒40個脈沖,或25ms的信號周期。因此,當編碼器的轉(zhuǎn)速超過每秒兩轉(zhuǎn)時,電路將變?yōu)楫a(chǎn)生多個輸出脈沖。


非穩(wěn)態(tài)頻率應(yīng)選擇適合你的要求。當采用圖1所示的R6、C4、R8和C5值時,非穩(wěn)態(tài)頻率約600Hz,脈沖寬度標稱值為1ms。注意,為了使電路能夠正常工作,IC3a必須是可重觸發(fā)的單穩(wěn)態(tài)器件。正常情況下,通過將IC1c的未用輸入接到高可以使IC1c用作反相器。然而,通過將這個輸入端連接到IC2a的Q輸出端,電路將只在編碼器以順時針方向旋轉(zhuǎn)時才會產(chǎn)生輸出脈沖。相反,通過將NAND輸入端連接到IC2a的/Q輸出端,電路只在編碼器逆時針旋轉(zhuǎn)時產(chǎn)生輸出脈沖。當你只需要編碼器以特定方向旋轉(zhuǎn)時產(chǎn)生輸出脈沖的情況下這種行為就非常有用。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

探索電子世界可以是令人興奮的,無論你是剛剛開始你的旅程或已經(jīng)有經(jīng)驗的動手項目。找到合適的工具,使學習既簡單又吸引人,這對建立信心和技能至關(guān)重要。來自Elecfreaks的JacDac智能探索套件,專為micro:bit...

關(guān)鍵字: JacDac智能探索套件 磁傳感器 旋轉(zhuǎn)編碼器

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點,并以...

關(guān)鍵字: 時鐘 時間同步 同步技術(shù) 智能汽車

只要FPGA設(shè)計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關(guān)鍵字: FPGA 時鐘

多年來,在超過100個Hackster項目中,我們研究了一些非常深入和復(fù)雜的解決方案,從機器人到視覺處理,創(chuàng)建自己的硬件,當然還有涵蓋數(shù)學等概念的項目,以及fpga中的濾波。

關(guān)鍵字: 執(zhí)行器 FPGA Basys 3 旋轉(zhuǎn)編碼器

自舉電路(Bootstrap Circuit)是一種廣泛應(yīng)用于電子和電力系統(tǒng)中的重要電路,尤其在需要提高輸入信號電平以控制高側(cè)開關(guān)時扮演關(guān)鍵角色。

關(guān)鍵字: 信號 電平 Vcc隔離

本文中,小編將對電平轉(zhuǎn)換實例電路予以介紹,如果你想對電平轉(zhuǎn)換的詳細情況有所認識,或者想要增進對電平轉(zhuǎn)換的了解程度,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 電平 二極管 三極管

本文中,小編將介紹在設(shè)計過程中如何處理運放或比較器中多余的引腳,如果你對本文內(nèi)容具有興趣,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 引腳 運放 比較器

在Xilinx FPGA的DDR3設(shè)計中,時鐘系統(tǒng)扮演著至關(guān)重要的角色。它不僅決定了DDR3存儲器的數(shù)據(jù)傳輸速率,還直接影響到FPGA與DDR3存儲器之間數(shù)據(jù)交換的穩(wěn)定性和效率。本文將詳細介紹Xilinx FPGA DD...

關(guān)鍵字: Xilinx FPGA DDR3 時鐘

TimeProvider 4100主時鐘的附件,可擴展至200 個完全冗余的T1、E1 或CC同步輸出端

關(guān)鍵字: 5G網(wǎng)絡(luò) 時鐘

檢查電解電容的膠管或引腳,通常膠管一端印有負極標識,引腳處有帶網(wǎng)格的一端代表負極。

關(guān)鍵字: 電解電容 正負極 引腳
關(guān)閉