女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]有經(jīng)驗(yàn)的電源開發(fā)者都知道,在PCB設(shè)計(jì)過程中便對(duì)EMI進(jìn)行抑制,便能夠在最大程度上在最后的過程中為EMI抑制的設(shè)計(jì)節(jié)省非常多的時(shí)間。本文將為大家講解PCB當(dāng)中EMI設(shè)計(jì)中的規(guī)范步驟,感興趣的朋友快來看一看吧。 IC的電

有經(jīng)驗(yàn)的電源開發(fā)者都知道,在PCB設(shè)計(jì)過程中便對(duì)EMI進(jìn)行抑制,便能夠在最大程度上在最后的過程中為EMI抑制的設(shè)計(jì)節(jié)省非常多的時(shí)間。本文將為大家講解PCB當(dāng)中EMI設(shè)計(jì)中的規(guī)范步驟,感興趣的朋友快來看一看吧。

IC的電源處理

保證每個(gè)IC的電源PIN都有一個(gè)0.1UF的去耦電容,對(duì)于BGACHIP,要求在BGA的四角分別有0.1UF、0.01UF的電容共8個(gè)。對(duì)走線的電源尤其要注意加濾波電容,如VTT等。這不僅對(duì)穩(wěn)定性有影響,對(duì)EMI也有很大的影響。

時(shí)鐘線的處理

1)建議先走時(shí)鐘線。

2)頻率大于等于66M的時(shí)鐘線,每條過孔數(shù)不要超過2個(gè),平均不得超過1.5個(gè)。

3)頻率小于66M的時(shí)鐘線,每條過孔數(shù)不要超過3個(gè),平均不得超過2.5個(gè)

4)長(zhǎng)度超過12inch的時(shí)鐘線,如果頻率大于20M,過孔數(shù)不得超過2個(gè)。

5)如果時(shí)鐘線有過孔,在過孔的相鄰位置,在第二層(地層)和第三層(電源層)之間加一個(gè)旁路電容、如圖2.5-1所示,以確保時(shí)鐘線換層后,參考層(相鄰層)的高頻電流的回路連續(xù)。旁路電容所在的電源層必須是過孔穿過的電源層,并盡可能地靠近過孔,旁路電容與過孔的間距最大不超過300MIL。

6)所有時(shí)鐘線原則上不可以穿島。下面列舉了穿島的四種情形。

跨島出現(xiàn)在電源島與電源島之間。此時(shí)時(shí)鐘線在第四層的背面走線,第三層(電源層)有兩個(gè)電源島,且第四層的走線必須跨過這兩個(gè)島。

跨島出現(xiàn)在電源島與地島之間。此時(shí)時(shí)鐘線在第四層的背面走線,第三層(電源層)的一個(gè)電源島中間有一塊地島,且第四層的走線必須跨過這兩個(gè)島。

跨島出現(xiàn)在地島與地層之間。此時(shí)時(shí)鐘線在第一層走線,第二層(地層)的中間有一塊地島,且第一層的走線必須跨過地島,相當(dāng)于地線被中斷。

時(shí)鐘線下面沒有鋪銅。若條件限制實(shí)在做不到不穿島,保證頻率大于等于66M的時(shí)鐘線不穿島,頻率小于66M的時(shí)鐘線若穿島,必須加一個(gè)去耦電容形成鏡像通路。以圖6.1為例,在兩個(gè)電源島之間并靠近跨島的時(shí)鐘線,放置一個(gè)0.1UF的電容。

當(dāng)面臨兩個(gè)過孔和一次穿島的取舍時(shí),選一次穿島。

時(shí)鐘線要遠(yuǎn)離I/O一側(cè)板邊500MIL以上,并且不要和I/O線并行走,若實(shí)在做不到,時(shí)鐘線與I/O口線間距要大于50MIL。

時(shí)鐘線走在第四層時(shí),時(shí)鐘線的參考層(電源平面)應(yīng)盡量為時(shí)鐘供電的那個(gè)電源面上,以其他電源面為參考的時(shí)鐘越少越好,另外,頻率大于等于66M的時(shí)鐘線參考電源面必須為3.3V電源平面。

時(shí)鐘線打線時(shí)線間距要大于25MIL。

時(shí)鐘線打線時(shí)進(jìn)去的線和出去的線應(yīng)該盡量遠(yuǎn)。盡量避免類似圖A和圖C所示的打線方式,若時(shí)鐘線需換層,避免采用圖E的打線方式,采用圖F的打線方式。

時(shí)鐘線連接BGA等器件時(shí),若時(shí)鐘線換層,盡量避免采用圖G的走線形式,過孔不要在BGA下面走,最好采用圖H的走線形式。

注意各個(gè)時(shí)鐘信號(hào),不要忽略任何一個(gè)時(shí)鐘,包括AUDIOCODEC的AC_BITCLK,尤其注意的是FS3-FS0,雖然說從名稱上看不是時(shí)鐘,但實(shí)際上跑的是時(shí)鐘,要加以注意。

ClockChip上拉下拉電阻盡量靠近ClockChip。

I/O口的處理

各I/O口包括PS/2、USB、LPT、COM、SPEAKOUT、GAME分成一塊地,最左與最右與數(shù)字地相連,寬度不小于200MIL或三個(gè)過孔,其他地方不要與數(shù)字地相連。

若COM2口是插針式的,盡可能靠近I/O地。

I/O電路EMI器件盡量靠近I/OSHIELD。

I/O口處電源層與地層單獨(dú)劃島,且Bottom和TOP層都要鋪地,不許信號(hào)穿島(信號(hào)線直接拉出PORT,不在I/OPORT中長(zhǎng)距離走線)。

幾點(diǎn)說明

A.對(duì)EMI設(shè)計(jì)規(guī)范,設(shè)計(jì)工程師要嚴(yán)格遵守,EMI工程師有檢查的權(quán)力,違背EMI設(shè)計(jì)規(guī)范而導(dǎo)至EMI測(cè)試FAIL,責(zé)任由設(shè)計(jì)工程師承擔(dān)。

B.EMI工程師對(duì)設(shè)計(jì)規(guī)范負(fù)責(zé),對(duì)嚴(yán)格遵守EMI設(shè)計(jì)規(guī)范,但仍然EMI測(cè)試FAIL,EMI工程師有責(zé)任給出解決方案,并總結(jié)到EMI設(shè)計(jì)規(guī)范中來。

C.EMI工程師對(duì)每一個(gè)外設(shè)口的EMI測(cè)試負(fù)有責(zé)任,不可漏測(cè)。

D.每個(gè)設(shè)計(jì)工程師有對(duì)該設(shè)計(jì)規(guī)范作修改的建議權(quán)和質(zhì)疑的權(quán)力。EMI工程師有責(zé)任回答質(zhì)疑,對(duì)工程師的建議通過實(shí)驗(yàn)后證實(shí)后加入設(shè)計(jì)規(guī)范。

E.EMI工程師有責(zé)任降低EMI設(shè)計(jì)的成本,減少磁珠的使用個(gè)數(shù)。

1次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在PCB設(shè)計(jì)的宏偉藍(lán)圖中,布局與布線規(guī)則猶如精密樂章中的指揮棒,是鑄就電路板卓越性能、堅(jiān)不可摧的可靠性及經(jīng)濟(jì)高效的制造成本的靈魂所在。恰如一位巧手的園藝師,合理的布局藝術(shù)性地編排著每一寸空間,既削減了布線交織的繁復(fù)迷宮,...

關(guān)鍵字: PCB 電路板

在電子產(chǎn)品的制造過程中,PCB(印刷電路板)的布局布線是至關(guān)重要的環(huán)節(jié)。它涉及到將電子元器件按照特定要求進(jìn)行合理布置,并通過導(dǎo)線將它們連接起來,以實(shí)現(xiàn)電路的功能。布局布線的質(zhì)量直接影響到產(chǎn)品的性能、可靠性和成本。因此,掌...

關(guān)鍵字: PCB 電路板

晶振,全稱石英晶體振蕩器,是一種電子元件,用于產(chǎn)生精確的時(shí)鐘信號(hào)。在現(xiàn)代電子設(shè)備中,晶振就像心臟一樣,為設(shè)備提供穩(wěn)定的節(jié)拍。

關(guān)鍵字: 晶振 電路板

導(dǎo)電陽極絲(CAF,Conductive Anodic Filamentation)是一種在PCB中可能發(fā)生的電化學(xué)現(xiàn)象。當(dāng)PCB處于高溫高濕環(huán)境時(shí),在電壓差的作用下,內(nèi)部的金屬離子沿著玻纖絲間的微裂通道與金屬鹽發(fā)生電化...

關(guān)鍵字: PCB 電路板

PCB烘烤的程序其實(shí)還蠻麻煩的,烘烤時(shí)必須將原本的包裝拆除后才能放入烤箱中,然后要用超過100℃的溫度來烘烤,但是溫度又不能太高,免得烘烤期間水蒸氣過度膨脹反而把PCB給撐爆。

關(guān)鍵字: PCB 電路板

印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過程的最后幾個(gè)步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個(gè)題目已有人撰寫了大量的文獻(xiàn)。本文主要從實(shí)踐的角度來探討高速電路的布線問題。主要目的在于...

關(guān)鍵字: PCB 電路板

在缺乏電路板圖紙的情況下,維修電路板可能會(huì)顯得頗具挑戰(zhàn)。然而,只要掌握一定的方法和技巧,你仍然能夠有效地解決許多常見問題。

關(guān)鍵字: PCB 電路板

PCB線路板過孔堵上的主要目的是防止波峰焊或回流焊時(shí)錫液貫穿孔洞引發(fā)短路,同時(shí)避免助焊劑殘留、錫珠彈出等問題,確保貼裝精度和信號(hào)完整性。

關(guān)鍵字: PCB 電路板

在PCB設(shè)計(jì)中,材料選擇是至關(guān)重要的環(huán)節(jié)。為了在保證性能的基礎(chǔ)上降低成本,我們應(yīng)優(yōu)先考慮性價(jià)比高的材料。通過深入了解不同材料的特性、價(jià)格及供應(yīng)情況,我們可以找到最適合當(dāng)前設(shè)計(jì)需求的材料,從而實(shí)現(xiàn)性能與成本的雙重優(yōu)化。

關(guān)鍵字: PCB 電路板

去耦電容主要用于抑制電源電壓波動(dòng),為芯片提供瞬態(tài)電流補(bǔ)償。例如,當(dāng)芯片突然需要大電流時(shí),去耦電容能快速補(bǔ)充電荷,避免電源軌電壓跌落。旁路電容針對(duì)高速數(shù)字電路(信號(hào)上升/下降時(shí)間短、主頻>500kHz),吸收高頻噪聲和浪涌...

關(guān)鍵字: PCB 電路板
關(guān)閉