女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > EDA > 電子設(shè)計自動化
[導讀]這幾天終于實現(xiàn)了DDS正弦信號的發(fā)生,限于CPLD的128宏單元不夠用也不知道怎么優(yōu)化,后來就干脆把按鍵、頻率顯示、頻率控制字交給單片機控制產(chǎn)生,再由單片機講頻率控制字傳送給CPLD,這樣就實現(xiàn)了頻率的控制。最終產(chǎn)

這幾天終于實現(xiàn)了DDS正弦信號的發(fā)生,限于CPLD的128宏單元不夠用也不知道怎么優(yōu)化,后來就干脆把按鍵、頻率顯示、頻率控制字交給單片機控制產(chǎn)生,再由單片機講頻率控制字傳送給CPLD,這樣就實現(xiàn)了頻率的控制。最終產(chǎn)生的正弦信號頻率范圍為1HZ~30KHZ,頻率可步進1HZ也可通過單片機預置,也可以自動掃頻信號。起先出來的頻最大誤差達到2HZ多,覺得不對勁出來的頻率應該很精確不會有這么大的誤差,后來發(fā)現(xiàn)原來是晶振不準有點誤差,后來經(jīng)程序修改使輸出最大頻率誤差在0.1HZ以內(nèi),經(jīng)過這幾天的努力總算感到了一點的欣慰,呵呵。

這是VHDL頂層模塊:

 


這是當k=001111111111111時的仿真波形:

 


單片機控制6個數(shù)碼管顯示當前的頻率,P1口接4個功能按鍵,分別是+、-、選擇和掃頻,再用兩片574向CPLD輸出頻率控制字。限于時間暫時做到這么多。

在說一點吧,由于是用DAC0832轉(zhuǎn)換的(轉(zhuǎn)換時間1us)所以晶振就限制在1M之內(nèi)了,出來的最大頻率,根據(jù)奈奎斯特采樣定理也就限制在0.5MHZ之內(nèi)了(不過失真很大的,取小點好了),最后對出來的波形再做濾波就可以了。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

直接數(shù)字合成(DDS)技術(shù)正在迅速發(fā)展,但UHF和微波輸出頻率的直接合成尚不實用或經(jīng)濟上不可行。

關(guān)鍵字: DDS

北京2024年10月21日 /美通社/ -- 隨著自動駕駛算法技術(shù)的快速發(fā)展,基于BEV+Transformer的感知范式為高階自動駕駛提供了更高精度感知、更強場景泛化能力和更優(yōu)多模態(tài)融合的方案,是目前各大主流...

關(guān)鍵字: 模型 自動駕駛 延時計算 DDS

正弦信號源采用直接數(shù)字頻率合成(DDS)技術(shù),即以一定頻率連續(xù)從EPROM中讀取正弦采樣數(shù)據(jù),經(jīng)D/A轉(zhuǎn)換并濾波后產(chǎn)生EIT所需的正弦信號。

關(guān)鍵字: 正弦信號源 DDS 正弦采樣

直接數(shù)字合成器(DDS)或數(shù)控振蕩器(NCO)是許多數(shù)字通信系統(tǒng)中的重要部件。正交合成器用于構(gòu)造數(shù)字下變頻器和上變頻器、解調(diào)器,并實現(xiàn)各種類型的調(diào)制方案,包括PSK(相移鍵控)、FSK(頻移鍵控(frequency sh...

關(guān)鍵字: Vivado DDS IP核仿真

正弦信號發(fā)生器是一種用于產(chǎn)生正弦波信號的電子設(shè)備,廣泛應用于通信、測試和測量等領(lǐng)域。該發(fā)生器主要由兩部分組成:正弦波信號發(fā)生器和調(diào)頻、調(diào)相、鍵控等信號產(chǎn)生部分。

關(guān)鍵字: 正弦波信號發(fā)生器 CPLD

CPLD(可編程邏輯器件)無刷直流電機驅(qū)動設(shè)計是一種基于硬件可編程邏輯電路的電機驅(qū)動方法。CPLD無刷直流電機驅(qū)動設(shè)計的主要目的是實現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無刷直流電機驅(qū)動設(shè)計及原理的一些基本信息:

關(guān)鍵字: 無刷直流電機 CPLD 可編程邏輯電路

一直以來,信號發(fā)生器都是大家的關(guān)注焦點之一。因此針對大家的興趣點所在,小編將為大家?guī)硇盘柊l(fā)生器的相關(guān)介紹,詳細內(nèi)容請看下文。

關(guān)鍵字: 信號發(fā)生器 毫米波 正弦信號發(fā)生器

摘要:基于DSP和CPLD設(shè)計了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機控制網(wǎng)絡(luò) 1553B總線 CPLD

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

摘要:波形平滑、頻率穩(wěn)定的正弦信號是仿真研究的重要前提。為了能夠方便地產(chǎn)生此信號,文章提出了一種基于DDS技術(shù)的正弦信號發(fā)生器的設(shè)計方法。該方法利用FPGA芯片及D/A轉(zhuǎn)換器,采用直接數(shù)字頻率合成(DDS)技術(shù),設(shè)計并實...

關(guān)鍵字: 直接數(shù)字頻率合成器 三相正弦信號 FPGA DDS
關(guān)閉