女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:RS 232接口是現(xiàn)在最常用的一種通信接口。隨著FPGA技術(shù)的高速發(fā)展,一些常見的接口電路的時序電路可以通過FPGA實現(xiàn),通過這種設(shè)計可減少電路系統(tǒng)元件的數(shù)量,提高系統(tǒng)集成度和可靠性。詳細(xì)闡述了如何通過FPGA實

摘要:RS 232接口是現(xiàn)在最常用的一種通信接口。隨著FPGA技術(shù)的高速發(fā)展,一些常見的接口電路的時序電路可以通過FPGA實現(xiàn),通過這種設(shè)計可減少電路系統(tǒng)元件的數(shù)量,提高系統(tǒng)集成度和可靠性。詳細(xì)闡述了如何通過FPGA實現(xiàn)RS 232接口的時序邏輯設(shè)計。
關(guān)鍵詞:FPGA;時序電路;RS 232;串行通信

0 引言
    RS 232接口是1970年由美國電子工業(yè)協(xié)會(EIA)聯(lián)合貝爾系統(tǒng)、調(diào)制解調(diào)器廠家及計算機(jī)終端生產(chǎn)廠家共同制定的用于串行通信的標(biāo)準(zhǔn)。它的全名是“數(shù)據(jù)終端設(shè)備(DTE)和數(shù)據(jù)通信設(shè)備(DCE)之間串行二進(jìn)制數(shù)據(jù)交換接口技術(shù)標(biāo)準(zhǔn)”。該標(biāo)準(zhǔn)規(guī)定采用一個25個腳的DB25連接器,對連接器的每個引腳的信號內(nèi)容加以規(guī)定,還對各種信號的電平加以規(guī)定。隨著設(shè)備的不斷改進(jìn),出現(xiàn)了代替DB25的DB9接口,現(xiàn)在都把RS 232接口叫做DB9。RS 232接口是最常見的一種串行通信接口,普通PC機(jī)一般都具有此類接口,其最高通信速率(波特率)為115.2 Kb/s。采用9 600b/s進(jìn)行數(shù)據(jù)傳輸交換的應(yīng)用較多。通過FPGA實現(xiàn)其時序電路,主要完成發(fā)送和接收兩部分邏輯電路的設(shè)計。

1 發(fā)送邏輯電路的設(shè)計
1.1 時序近似
    RS 232接口可選的波特率如9 600b/s,115.2 Kb/s等同11.059 2 MHz的時鐘有著整數(shù)倍的關(guān)系,但通常情況下提供FPGA的時鐘大多采用頻率為40~80 MHz,同11.059 2 MHz之間存在一定的時序誤差。
    例如一個由1個起始位,8個數(shù)據(jù)位,1個停止位組成,假定串行信號的波特率為9 600b/s,則每個位的時序時間為:
    104 166.666 666 666 666 666 666 666 666 67 ns
    相當(dāng)于80 MHz計數(shù)器計數(shù)到:
    8 333.333 333 333 333 333 333 333 333 333 3舍去小數(shù)部分。
    由80 MHz驅(qū)動的計數(shù)器產(chǎn)生時序時每個字符誤差為4.166 666 666 666 666 666 666 666 666 666 7 ns。這樣由10個字符組成的一次發(fā)射時序誤差約為41.7 ns小于1/1 000可以忽略不計。
1.2 發(fā)送時序設(shè)計
    RS 232接口的時序電路由啟動電路、字符產(chǎn)牛電路、同步時鐘產(chǎn)生電路。波特率控制電路,和時序關(guān)閉電路組成。發(fā)送時序電路原理框圖如圖1所示。

1.3 發(fā)送電路原理描述
    以波特率為9 600b/s的時序為例,在發(fā)送數(shù)據(jù)之前,系統(tǒng)微處理器將相應(yīng)波特率參數(shù)鎖存在FPGA內(nèi)部的波特率控制電路的寄存器內(nèi)(由觸發(fā)器構(gòu)建),使每次輸出的字符同步信號的周期為104.167μs(對應(yīng)波特率9 600b/s)。
    當(dāng)系統(tǒng)發(fā)出發(fā)送啟動信號時,字符時序電路以每個字符104.167μs的速率在預(yù)發(fā)射數(shù)據(jù)的邏輯電平控制之下輸出時序信號,同時在時序中插入停止位和起始位字符信號。
    在完成上述發(fā)送時序的過程中,時序計數(shù)控制電路會檢測發(fā)送時序的工作狀態(tài),當(dāng)檢測每次時序的停止位完成輸出后,時序計數(shù)控制電路會發(fā)出時序關(guān)閉反饋信號,使電路回復(fù)到預(yù)發(fā)射的初始工作狀態(tài),并等待處理器再次觸發(fā)時序電路和對數(shù)據(jù)參數(shù)的重置。

2 接收邏輯電路的設(shè)計
2.1 接收時序設(shè)計
    接收時序電路原理框圖如圖2所示。


2.2 接收電路原理描述
    以波特率為9 600b/s的時序為例,在接收數(shù)據(jù)之前系統(tǒng)微處理器將相應(yīng)波特率參數(shù)鎖存在FPGA內(nèi)部的波特率控制電路的寄存器內(nèi)(由觸發(fā)器構(gòu)建),使每次輸出的字符位同步信號的周期為104.167 μs(對應(yīng)波特率9 600b/s)。字符位同步信號是接收電路存儲接收數(shù)據(jù)邏輯狀態(tài)的關(guān)鍵。作為同步時鐘信號,該信號可驅(qū)動接收到的串行數(shù)據(jù)電平輸入移位寄存器內(nèi)并鎖存。
    當(dāng)系統(tǒng)接收到一幀串行信號時,首先要判斷是否是新的一幀數(shù)據(jù),接收判決電路通過對輸入串行信號的起始位字符脈寬進(jìn)行裁決,按照RS 232接口通信協(xié)議在某一特性波特率下,一幀信號的起始是一定脈寬的負(fù)脈沖。通過計數(shù)器可以檢測到負(fù)脈沖的起始時間和脈沖寬度,當(dāng)脈沖寬度達(dá)到某一數(shù)值時啟動接收時序。
    接收時序電路會通過被記錄下的接收信號的準(zhǔn)確到達(dá)時間,推算出每個串行數(shù)據(jù)位對應(yīng)的時序時刻,從而輸出對應(yīng)每個位中間時刻的字符位同步信號(脈沖)作為接收移位寄存器的同步時鐘信號驅(qū)動移位寄存器對接收數(shù)據(jù)電平的記錄。
    被鎖存的數(shù)據(jù)通過并行總線被系統(tǒng)微處理器提取。這一過程可以通過對處理器的中斷實現(xiàn),但需要接收時序電路在完成數(shù)據(jù)接收后立即產(chǎn)生一個中斷信號,通知處理器提取接收數(shù)據(jù)。
    接收時序計數(shù)器會對接收時序時間進(jìn)行檢測,當(dāng)接收時序到達(dá)結(jié)束時刻時,其輸出的時序關(guān)閉反饋信號會使接收電路恢復(fù)到初始工作電路,等待下一幀數(shù)據(jù)的到達(dá)。

3 結(jié)論
    通過FPGA實現(xiàn)RS 232接口時序邏輯電路,已經(jīng)在工程實踐過程中實現(xiàn)了接口標(biāo)準(zhǔn)規(guī)定的全部功能??梢哉J(rèn)為,通過FPGA的邏輯電路設(shè)計可以完全取代專用芯片。介于FPGA的可塑性和靈活性,可以通過相應(yīng)邏輯電路設(shè)計實現(xiàn)包括以太網(wǎng),USB、RS 485等常見的數(shù)據(jù)接口。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

柏林2025年9月6日 /美通社/ -- 柏林當(dāng)?shù)貢r間9月4日,在德國柏林國際電子消費品展覽會(International Funkausstellung Berl...

關(guān)鍵字: 智能家電 RS 測試 掃地機(jī)器人

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準(zhǔn)確測試紋波電流不僅能驗證電容性能是否達(dá)標(biāo),也是電路設(shè)計可靠性驗證的關(guān)鍵環(huán)節(jié)。以下從測試原理、設(shè)備準(zhǔn)備、操作步驟到數(shù)據(jù)解讀,全面介紹電解電容紋波電流...

關(guān)鍵字: 電解電容 紋波電流 電路設(shè)計

上海 2025年7月14日 /美通社/ -- 全球財會專業(yè)組織ACCA(特許公認(rèn)會計師公會)今日榮幸宣布,第二十二屆全國就業(yè)力X未來商業(yè)創(chuàng)想大賽圓滿落下帷幕,上海財經(jīng)大學(xué)代表隊摘得全國總冠軍,西南科技大學(xué)斬獲全國亞軍,...

關(guān)鍵字: 大賽 AC 可持續(xù)發(fā)展 RS

雙方簽署預(yù)防醫(yī)學(xué)聯(lián)合研究合作協(xié)議? 提高對可預(yù)防疾病的認(rèn)知? 降低醫(yī)療成本? 德國柏林 2025年7月9日 /美通社/ -- 西門子醫(yī)療和柏林夏里特醫(yī)學(xué)院 (Charité – Univers...

關(guān)鍵字: 西門子 BSP 人工智能 RS

BrowserStack推出AI代理套件,以大規(guī)模重新定義軟件質(zhì)量 都柏林 2025年7月1日 /美通社/ -- 全球領(lǐng)先的軟件測試平臺BrowserStack今日宣布推...

關(guān)鍵字: BROWSE STACK RS AI

在電子電路設(shè)計與實踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關(guān)鍵組件。然而,當(dāng)我們將兩個輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時,會引發(fā)一系列復(fù)雜的物理現(xiàn)象和潛在風(fēng)險。這一操作不僅違反了常規(guī)的電路設(shè)計原則,還可能對電路系統(tǒng)造成...

關(guān)鍵字: 穩(wěn)壓 芯片 電路設(shè)計

巴黎和首爾 2025年6月12日 /美通社/ -- 全球AI內(nèi)容創(chuàng)作先鋒SKAI Intelligence今日宣布,將于2025年巴黎VivaTech科技盛會正式發(fā)布全球首個完全基于NVIDIA Omniverse構(gòu)建...

關(guān)鍵字: AI NVIDIA SE RS

在當(dāng)今電子技術(shù)飛速發(fā)展的時代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進(jìn),印刷電路板(PCB)的設(shè)計變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對信號完整性的影響已成為電路設(shè)計中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計 信號

休斯頓 2025年5月16日 /美通社/ -- 具身智能領(lǐng)域的領(lǐng)導(dǎo)者Persona AI今日宣布,已完成超額認(rèn)購的預(yù)種子輪融資,融資金額達(dá)2700萬美元。 這筆巨額融資將加...

關(guān)鍵字: 機(jī)器人 RS AI API

上海 2025年5月15日 /美通社/ --?近日,全球頂尖商業(yè)地產(chǎn)服務(wù)及投資管理公司高力國際(納斯達(dá)克/多倫多證交所代碼:CIGI)宣布,憑借行業(yè)優(yōu)勢資源及專業(yè)服務(wù),成功協(xié)助國內(nèi)芯片領(lǐng)域龍頭企業(yè)樂鑫科技(上交所:68...

關(guān)鍵字: 芯片設(shè)計 RS 人工智能 網(wǎng)絡(luò)
關(guān)閉