女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > EDA > 電子設計自動化
[導讀]IIR數(shù)字濾波器設計-在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器摘 要:本文介紹了一種采用級聯(lián)結(jié)構在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器的方法。此設計擴展性好,便于調(diào)節(jié)濾波器的性能,可以根據(jù)不同的要求在不同規(guī)模的FPGA上加以實

IIR數(shù)字濾波器設計-在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器

摘 要:本文介紹了一種采用級聯(lián)結(jié)構在FPGA上實現(xiàn)任意階IIR數(shù)字濾波器的方法。此設計擴展性好,便于調(diào)節(jié)濾波器的性能,可以根據(jù)不同的要求在不同規(guī)模的FPGA上加以實現(xiàn)。

IIR數(shù)字濾波器在很多領域中有著廣闊的應用。與FIR數(shù)字濾波器相比,它可以用較低的階數(shù)獲得高選擇性,所用存儲單元少,經(jīng)濟而效率高,在相同門級規(guī)模和相同時鐘速度下可以提供更好的帶外衰減特性。下面介紹一種在FPGA上實現(xiàn)IIR數(shù)字濾波器的方法。

IIR數(shù)字濾波器的結(jié)構 任意階的IIR濾波器可通過數(shù)學分解,表示為:

其中為如下的二階形式:

采用這種級聯(lián)結(jié)構實現(xiàn)IIR濾波器的優(yōu)點是每一個基本節(jié)只是關系到濾波器的某一對極點和一對零點,調(diào)整系數(shù)a0i、a1i、a2i,只單獨地調(diào)整了濾波器第i對零點而不影響其他任何零、極點。同樣,調(diào)整b1i、b2i系數(shù)、也只單獨調(diào)整了第i對極點。因此,這種結(jié)構便于準確地實現(xiàn)濾波器的零、極點,也便于調(diào)整濾波器的頻率響應性能。這種結(jié)構的另一個優(yōu)點是存儲單元需要較少,在硬件實現(xiàn)時,可以用一個二階節(jié)進行時分復用,從而降低對FPGA硬件資源的要求。

IIR數(shù)字濾波器的設計

利用MATLAB信號處理工具箱中的濾波器設計和分析工具(EDATool)可以很方便地設計出符合應用要求的未經(jīng)量化的IIR濾波器。需要將MATLAB設計出的IIR濾波器進一步分解和量化,從而獲得可用FPGA實現(xiàn)的濾波器系數(shù)。

由于采用了級聯(lián)結(jié)構,因此如何將濾波器的每一個極點和零點相組合,從而使得數(shù)字濾波器輸出所含的噪聲最小是個十分關鍵的問題。為了產(chǎn)生最優(yōu)的量化后的IIR數(shù)字濾波器,采用如下步驟進行設計:

首先計算整體傳遞函數(shù)的零極點;

選取具有最大幅度的極點以及距離它最近的零點,使用它們組成一個二階基本節(jié)的傳遞函數(shù);

對于剩下的極點和零點采用與(2)相類似的步驟,直至形成所有的二階基本節(jié)。

通過上面三步法進行的設計可以保證IIR數(shù)字濾波器中N位乘法器產(chǎn)生的量化舍入誤差最小。 為了設計出可用FPGA實現(xiàn)的數(shù)字濾波器,需要對上一步分解獲得的二階基本節(jié)的濾波器系數(shù)進行量化,即用一個固定的字長加以表示。量化過程中由于存在不同程度的量化誤差,由此會導致濾波器的頻率響應出現(xiàn)偏差,嚴重時會使IIR濾波器的極點移到單位圓之外,系統(tǒng)因而失去穩(wěn)定性。為了獲得最優(yōu)的濾波器系數(shù),采用以下步驟進行量化:

計算每個系數(shù)的絕對值;
查找出每個系數(shù)絕對值中的最大值;
計算比此絕對值大的最小整數(shù);
對(3)的結(jié)果取反獲得負整數(shù);
計算需要表示此整數(shù)的最小位數(shù);
計算用于表示系數(shù)值分數(shù)部分的余下位數(shù)。

除了系數(shù)存在量化誤差,數(shù)字濾波器運算過程中有限字長效應也會造成誤差,因此對濾波器中乘法器、加法器及寄存器的數(shù)據(jù)寬度要也進行合理的設計,以防止產(chǎn)生極限環(huán)現(xiàn)象和溢出振蕩。

IIR數(shù)字濾波器的VHDL描述

由上一節(jié)設計出來的IIR數(shù)字濾波器可以進一步用VHDL語言加以描述,通過編譯、功能仿真、綜合和時序仿真之后就可以在FPGA上實現(xiàn)了。由于采用了級聯(lián)結(jié)構,每一個二階基本節(jié)的VHDL描述都是類似的,只是濾波器的系數(shù)有所不同,下面著重討論二階基本節(jié)的VHDL描述。

采用VHDL描述的二階基本節(jié)的頂層結(jié)構如圖3所示。數(shù)據(jù)在執(zhí)行單元內(nèi)進行處理。執(zhí)行單元內(nèi)部包含算術和邏輯單元以及一些寄存器;算術和邏輯單元主要由串行乘法器和累加器組成;存儲器包括工作RAM和系數(shù)ROM兩部分,分別用于存放計算的中間結(jié)果和濾波器的系數(shù);存儲器和執(zhí)行單元通過內(nèi)部總線相連接;控制模塊包括程序ROM和程序控制單元,程序ROM中存放有濾波算法的程序,程序控制單元用于解釋指令并為數(shù)據(jù)處理模塊產(chǎn)生控制信號。

此結(jié)構既可以接收串行輸入的數(shù)據(jù),也可以接收并行輸入的數(shù)據(jù),通過SEL進行設置。外部CPU可以通過READ信號來訪問濾波器的計算結(jié)果,另外,外部CPU也可以通過地址總線A[3:0]對內(nèi)部的存儲器進行訪問,用WRITE信號對濾波器系數(shù)進行寫操作,這樣外部CPU就可以根據(jù)自己的需要對濾波器進行配置,靈活地實現(xiàn)各種功能。 各信號的含義如下:

CLK:系統(tǒng)時鐘;
RES:異步全局復位信號,低有效;
SDATA:串行輸入數(shù)據(jù);
PDATA:并行輸入數(shù)據(jù);
SEL:設置輸入數(shù)據(jù)為并行還是串行;
READ:讀信號,低有效;
WRITE:寫信號,低有效;
SRES:同步復位信號,高有效;
CLKI:外部CPU時鐘;
A[3:0]:外部CPU訪問內(nèi)部寄存器的地址總線;
OUT:輸出數(shù)據(jù)。

內(nèi)部算術與邏輯單元是整個濾波器的核心,它的結(jié)構如圖4所示。

計算過程是,X、Y為輸入數(shù)據(jù),通過選擇器進入乘法器,算術與邏輯單元從系數(shù)ROM中讀取濾波器的系數(shù)用以輸入數(shù)據(jù)相乘,相乘的結(jié)果與前一步的結(jié)果相加進入累加器,累加器讀取上一步計算的中間結(jié)果A并計算,最后將此步計算的結(jié)果M存入到RAM中去。

結(jié)語

本文介紹了一種采用級聯(lián)結(jié)構在FPGA上實現(xiàn)IIR數(shù)字濾波器的方法。在實際使用中,可以根據(jù)不同精度要求,方便地對該IIR濾波器進行修改以滿足不同的指標要求,靈活地組成任意階不同類型的濾波器。同時,在系統(tǒng)運行中,外部CPU可以靈活修改濾波器系數(shù),改變?yōu)V波器的頻率響應,滿足特定的應用要求。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

Arm 控股有限公司(納斯達克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex? 計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加...

關鍵字: CPU AI 消費電子

Arm 控股有限公司(納斯達克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex?計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加速...

關鍵字: 消費電子 CPU AI

8位單片機在嵌入式設計領域已經(jīng)成為半個多世紀以來的主流選擇。盡管嵌入式系統(tǒng)市場日益復雜,8位單片機依然不斷發(fā)展,積極應對新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機系列,配備了先進的獨立...

關鍵字: 單片機 嵌入式 CPU

上海2025年8月15日 /美通社/ -- 在數(shù)字化轉(zhuǎn)型浪潮與數(shù)據(jù)安全需求的雙重驅(qū)動下,瀾起科技今日重磅推出第六代津逮? 性能核 CPU (以下簡稱 C6P )。這款融合突破性架構、全棧兼容性與芯片級安全防護的高性能服...

關鍵字: CPU BSP 數(shù)字化 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

采用分離式架構,充分利用主機 CPU 和 PCIe? 基礎設施,克服傳統(tǒng)存儲瓶頸

關鍵字: CPU 數(shù)據(jù)中心 服務器

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

受生成式 AI 驅(qū)動, RISC-V 芯片市場快速發(fā)展。預計到2030年,RISC-V SoC出貨量將達到1618.1億顆,營收將達到927億美元。其中,用于AI加速器的RISC-V SoC出貨量將達到41億顆,營收將達...

關鍵字: RISC-V CPU AI CUDA ARM 推理
關閉