女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > > 工程師看海
[導(dǎo)讀]SI(信號(hào)完整性)研究的是信號(hào)的波形質(zhì)量,而PI(電源完整性)研究的是電源波形質(zhì)量, PI研究的對(duì)象是PDN(Power Distribution Network,電源分配網(wǎng)絡(luò)),它是從更加系統(tǒng)的角度來研究電源問題,消除或緩解電源噪聲,滿足負(fù)載對(duì)不同頻率電流的需求,為負(fù)載提供干凈、穩(wěn)定、可靠的電源,和SI一樣,PI也是PCB工程師的基本要求之一,拉線拉的好不好,PDN是重要考核方向之一。


SI(信號(hào)完整性)研究的是信號(hào)的波形質(zhì)量,而PI(電源完整性)研究的是電源波形質(zhì)量, PI研究的對(duì)象是PDN(Power Distribution Network,電源分配網(wǎng)絡(luò)),它是從更加系統(tǒng)的角度來研究電源問題,消除或緩解電源噪聲,滿足負(fù)載對(duì)不同頻率電流的需求,為負(fù)載提供干凈、穩(wěn)定、可靠的電源,和SI一樣,PI也是PCB工程師的基本要求之一,拉線拉的好不好,PDN是重要考核方向之一。

前文有詳細(xì)介紹信號(hào)完整性,本節(jié)是介紹電源完整性,二者有什么差異呢?SI的分析基礎(chǔ)是傳輸線,而PI的分析基礎(chǔ)是傳輸平面,SI的常見整改方法有修改走線寬度、長度、參考層,而PI的整改方法有修改電源平面/地平面的走線、優(yōu)化匹配電容器值、電容數(shù)量或安裝方式等。

在手機(jī)基帶硬件設(shè)計(jì)中,或者其他電路系統(tǒng)中,PDN應(yīng)該是最復(fù)雜的互聯(lián)結(jié)構(gòu),我也建議新手從電源開始,這里的電源包含兩個(gè)方面,第一個(gè)方面是電源結(jié)構(gòu)基礎(chǔ),包括BUCK、LDO等電源架構(gòu),以前的文章已經(jīng)有詳細(xì)介紹,通過電源樹(power tree)可以基本了解手機(jī)上各模塊的電源需求,以書籍《從器件認(rèn)知到手機(jī)基帶電路設(shè)計(jì)》的5.3 power path章節(jié)中的電源結(jié)構(gòu)為例,整理得到下圖的power tree。

注意:圖中的數(shù)據(jù)只是示例,具體還是要以實(shí)際電路為準(zhǔn),從上面的電源樹中,就可以挖掘出很多信息,比如對(duì)功耗敏感的LDO,只有U5和U6效率可以,其他LDO效率都很低,這就需要再優(yōu)化電源結(jié)構(gòu),提供電源利用率,還有其他信息可以挖掘,前文已經(jīng)有介紹,這里不再贅述。


第二個(gè)方面便是PDN,PDN可以保證整個(gè)系統(tǒng)工作的有效性,避免負(fù)載在復(fù)雜工作條件下,電壓波動(dòng)超標(biāo),導(dǎo)致系統(tǒng)異常,由此方能完成從電源源端到互聯(lián)鏈路最終到負(fù)載的完整設(shè)計(jì),深刻了解電源后會(huì)讓你對(duì)手機(jī)整體設(shè)計(jì)有個(gè)總的印象,會(huì)對(duì)整個(gè)硬件系統(tǒng)有更加深刻的認(rèn)識(shí),往后做充電、音頻、屏幕相機(jī)、傳感器,要從容的多。

上述兩個(gè)方面,前者是電源工程師的重點(diǎn),后者是電源完整性工程師的重點(diǎn),相比于電源工程師,PDN更關(guān)注電源路徑及終端,PDN鏈路起始于電源模塊VRM(voltage regulator model)包括路上的PCB走線、電容、過孔, package和Die電容等,鏈路紛繁復(fù)雜,需要以系統(tǒng)性角度來分析PDN問題,并優(yōu)化PDN,最終達(dá)到為芯片提供穩(wěn)定干凈的電源的目的。


我們?cè)谠O(shè)計(jì)PDN時(shí),關(guān)注直流和交流兩部分。

直流部分即△V=△I*R,從VRM到IC是有串聯(lián)電阻存在的,通過直流電時(shí)就會(huì)產(chǎn)生壓降,比如1A的電流通從VRM到達(dá)負(fù)載,線路電阻是10mΩ的的話,就會(huì)產(chǎn)生1*0.01=0.01V的壓降,這個(gè)壓降就是常說的IR drop,負(fù)載電流不是一個(gè)固定值,是不斷在變化的,因此IR drop也是一個(gè)變化值,比如當(dāng)負(fù)載在2A工作時(shí),那么2*0.01=0.02V,就會(huì)產(chǎn)生0.02V的壓降,這和前文中介紹LDO的走線情況很像。


但是負(fù)載不會(huì)穩(wěn)定的工作在一個(gè)電流值,比如玩游戲時(shí),CPU會(huì)進(jìn)行各種復(fù)雜的運(yùn)算,GPU會(huì)進(jìn)行復(fù)雜的渲染,這些芯片內(nèi)部的開關(guān)都在高速工作,使得其從電源抽取的電流變的很復(fù)雜,分析這復(fù)雜的時(shí)變電流,就不能用電阻了,就需要引入和時(shí)間和頻率相關(guān)的參數(shù),即阻抗Z(阻抗=電阻+容抗+感抗),電壓的波動(dòng)是由電流的波動(dòng)引起的。

我們?cè)倩氐浇?jīng)典的計(jì)算公式△V=△I*R,現(xiàn)在稍微改變一下,那么就變成了△V=△I*Z,R是常數(shù)與頻率無關(guān),而Z就與頻率有關(guān)了,△V是電流改變時(shí)引起的電壓變化量,如果△V太大了,超出了負(fù)載允許的電壓波動(dòng),那就是危險(xiǎn)的事情了,通常負(fù)載能容忍的電壓波動(dòng)是典型值的5%或3%(具體以實(shí)際負(fù)載的手冊(cè)為準(zhǔn)),因此電壓波動(dòng)就避免超過這5%或3%。比如下圖中,負(fù)載需要0.75V的電壓,假設(shè)負(fù)載最大能容忍3%的電壓波動(dòng),即最大能接受0.75*0.03=0.0225V的電壓波動(dòng),而實(shí)際電壓波動(dòng)僅有0.015V,這就滿足負(fù)載的需求。


我們?cè)賮砜垂健鱒=△I*Z,簡(jiǎn)單變形得到下面公式

那么只要我們實(shí)際電路的PDN阻抗Z足夠小,Z小到一定程度后,電流波動(dòng)引起的電壓波動(dòng)(△I*Z)就會(huì)小于△Vmax,那么此時(shí)的阻抗就是目標(biāo)阻抗Ztarget,所以我們?cè)O(shè)計(jì)PDN的原理就是通過優(yōu)化鏈路上的阻抗Z,使它低于目標(biāo)阻抗Ztarget,這樣就保證電壓可以滿足負(fù)載的需求了,簡(jiǎn)言之,就是通過約束阻抗來約束電源波動(dòng),我需要知道目標(biāo)阻抗,并且要知道線路電容上那些電容的具體型號(hào),而且還需要精準(zhǔn)的仿真,才能得到可靠的設(shè)計(jì)。

比如上圖就是阻抗頻率曲線,如果負(fù)載工作頻率單一,只以一個(gè)固定的頻率工作,假設(shè)工作電流是一個(gè)單一頻率的正弦電流,那么阻抗優(yōu)化就變的簡(jiǎn)單了,只要這個(gè)頻率的阻抗低于目標(biāo)阻抗就行,但是實(shí)際情況很復(fù)雜,我們不知道復(fù)雜的具體工作頻率,所以為了保險(xiǎn)起見,我們控制的是一定頻段內(nèi)的阻抗,而不是直流或單一頻率的阻抗,這看起來是一種過設(shè)計(jì),但是確實(shí)非常安全的設(shè)計(jì)。藍(lán)色曲線就是我們的目標(biāo)阻抗,我們要做的就是優(yōu)化這一頻段內(nèi)PDN阻抗(Feffective頻率內(nèi)),使得實(shí)際紅色阻抗在負(fù)載要求的頻帶內(nèi)低于目標(biāo)藍(lán)色阻抗。

PDN的基本概念和原理就先介紹到這里,下一節(jié)介紹相關(guān)PDN優(yōu)化策略,用于指導(dǎo)實(shí)際PCB布局布線和電容器件的選型優(yōu)化。


本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

數(shù)據(jù)采集系統(tǒng)作為連接物理世界與數(shù)字世界的橋梁,廣泛應(yīng)用于工業(yè)控制、醫(yī)療監(jiān)測(cè)、環(huán)境監(jiān)測(cè)等眾多領(lǐng)域。其核心任務(wù)是準(zhǔn)確、可靠地獲取各類物理信號(hào),并將其轉(zhuǎn)換為數(shù)字信息,以供后續(xù)分析、處理和決策。然而,在實(shí)際應(yīng)用中,數(shù)據(jù)采集系統(tǒng)面...

關(guān)鍵字: 數(shù)據(jù)采集 噪聲抑制 信號(hào)完整性

信號(hào)完整性 (SI) 和電源完整性 (PI) 是兩個(gè)不同但相關(guān)的分析領(lǐng)域,涉及數(shù)字電路的正常運(yùn)行。在信號(hào)完整性方面,主要關(guān)注的是確保傳輸?shù)?1 在接收器處看起來像 1(0 也一樣)。在電源完整性方面,主要關(guān)注的是確保為驅(qū)...

關(guān)鍵字: 信號(hào)完整性 電源完整性

本系列第一部分中描述的簡(jiǎn)單情況在實(shí)際應(yīng)用中很少見。當(dāng)高頻信號(hào)通過非理想路徑(例如 PCB 通孔)時(shí),事情會(huì)變得更加復(fù)雜,PCB 通孔充當(dāng)從 PCB 一層到另一層的導(dǎo)體,從而產(chǎn)生阻抗變化。

關(guān)鍵字: 信號(hào)完整性 高速數(shù)字電路

信號(hào)完整性是許多設(shè)計(jì)人員在高速數(shù)字電路設(shè)計(jì)中處理的主要主題之一。當(dāng)信號(hào)通過封裝結(jié)構(gòu)、PCB 走線、通孔、柔性電纜和連接器等互連件在從發(fā)送器到接收器的路徑上傳播時(shí),它會(huì)導(dǎo)致數(shù)字信號(hào)波形的質(zhì)量下降和時(shí)序錯(cuò)誤。

關(guān)鍵字: 信號(hào)完整性 高速數(shù)字電路

制定了PCB設(shè)計(jì)指南,作為電路設(shè)計(jì)工程師達(dá)到行業(yè)標(biāo)準(zhǔn)的基準(zhǔn)。遵循這些準(zhǔn)則將確保更好的可制造性和穩(wěn)健的產(chǎn)品性能。改進(jìn)產(chǎn)品可測(cè)試性和可制造性的設(shè)計(jì)準(zhǔn)則。他們的特色建議,以提高信號(hào)完整性和電磁兼容性(EMC)的印刷電路板,從而...

關(guān)鍵字: PCB 信號(hào)完整性

隨著電子技術(shù)的飛速發(fā)展,高速數(shù)字電路板(PCB)的設(shè)計(jì)變得越來越復(fù)雜。在高速PCB設(shè)計(jì)中,電源完整性和地彈噪聲成為確保系統(tǒng)穩(wěn)定性和可靠性的關(guān)鍵因素。本文將詳細(xì)探討電源完整性與地彈噪聲的概念,以及如何通過仿真工具優(yōu)化高速P...

關(guān)鍵字: 高速數(shù)字電路板 PCB 電源完整性

如今,由高頻多相 DC/DC 轉(zhuǎn)換器驅(qū)動(dòng)的千兆赫處理器以千兆赫茲的速度與內(nèi)存通信。在這些頻率下,組件和印刷電路板 (PCB) 寄生阻抗會(huì)產(chǎn)生與頻率相關(guān)的電壓降、天線結(jié)構(gòu)和 PCB 諧振,進(jìn)而產(chǎn)生電磁干擾 (EMI)、信號(hào)...

關(guān)鍵字: 電磁干擾 (EMI) 信號(hào)完整性

雖然適當(dāng)?shù)拇箅娏鞴β始?jí)布局在 DC/DC 應(yīng)用中始終很重要,但在印刷電路板 (PCB) 布局期間注意穩(wěn)壓器信號(hào)路由比以往任何時(shí)候都更加重要。

關(guān)鍵字: 信號(hào)完整性 電源

摘 要 :對(duì)于電子產(chǎn)品普遍存在信號(hào)完整性干擾問題的現(xiàn)狀,以較為典型的振鈴型干擾信號(hào)為對(duì)象,通過嚴(yán)格的信號(hào)完整性分析,研究了一種基于阻容特性匹配的方法。通過對(duì)振鈴型干擾信號(hào)進(jìn)行有效成分的優(yōu)化,簡(jiǎn)單有效地改善信號(hào)波形,降低...

關(guān)鍵字: 振鈴型干擾 信號(hào)完整性 阻抗匹配 數(shù)學(xué)模型 故障代價(jià) 傳輸路徑阻抗分布

本文來源于硬件十萬個(gè)為什么摘要???本文以高速系統(tǒng)的信號(hào)/電源完整性分析和EMC分析的為基本出發(fā)點(diǎn),著重介紹了高速PCB的信號(hào)和電源完整性分析的基本要領(lǐng)和設(shè)計(jì)準(zhǔn)則,通過EDA分析工具實(shí)現(xiàn)PCB的建模與參數(shù)提??;通過電磁場(chǎng)...

關(guān)鍵字: EMC 仿真 電源完整性
關(guān)閉