CS5463可以通過(guò)使用低成本的分壓電阻器或電壓互感器測(cè)量電壓,使用分流器或電流互感器測(cè)量電流。 從而計(jì)算出有功功率,因此該電路特別適用于開(kāi)發(fā)單相2線(xiàn)、3線(xiàn)用電表。與上代的CS5460相比,CS5463還能提供視在功
摘要:目前在導(dǎo)航接收系統(tǒng)中,通常需要控制盒來(lái)完成對(duì)機(jī)載設(shè)備的加電、工作頻率或波道的轉(zhuǎn)換、系統(tǒng)音量、顯示亮度等功能的操作與控制。文中介紹某導(dǎo)航控制盒的應(yīng)用范圍、工作原理及電路實(shí)現(xiàn),主要從頻率控制、關(guān)鍵器
在32位CPU中Load Aligner模塊數(shù)據(jù)通道的設(shè)計(jì)與實(shí)現(xiàn)
帶有串行接口和△-∑模/數(shù)轉(zhuǎn)換器,能夠進(jìn)行高速功率(電能)計(jì)算的高度集成電路。CS5463可以通過(guò)使用低成本的分壓電阻器或電壓互感器測(cè)量電壓,使用分流器或電流互感器測(cè)量電流。 從而計(jì)算出有功功率,因此該電路
摘要:由于TMS320C6416不帶異步串行收發(fā)接口(UART),無(wú)法實(shí)現(xiàn)DSP系統(tǒng)常用的通串行通信。為此,本文基于TL16C550C設(shè)計(jì)了一種通過(guò)TMS32C6416實(shí)現(xiàn)UART數(shù)據(jù)通信的方法,同時(shí)給出了其硬件設(shè)計(jì)框圖以及通過(guò)TMS320C6416初始
本文在對(duì)該模塊進(jìn)行分析的基礎(chǔ)上給出了實(shí)現(xiàn)高速外部總線(xiàn)的方案,以及硬件連接和軟件底層通用接口,解決了QE128連接外部高速總線(xiàn)設(shè)備的問(wèn)題。
摘要:由于TMS320C6416不帶異步串行收發(fā)接口(UART),無(wú)法實(shí)現(xiàn)DSP系統(tǒng)常用的通串行通信。為此,本文基于TL16C550C設(shè)計(jì)了一種通過(guò)TMS32C6416實(shí)現(xiàn)UART數(shù)據(jù)通信的方法,同時(shí)給出了其硬件設(shè)計(jì)框圖以及通過(guò)TMS320C6416初始
摘要:根據(jù)某工業(yè)現(xiàn)場(chǎng)電子設(shè)備數(shù)據(jù)記錄的要求,設(shè)計(jì)了一種基于近距離無(wú)線(xiàn)通信的嵌入式數(shù)據(jù)記錄系統(tǒng)。該系統(tǒng)分為數(shù)據(jù)存儲(chǔ)和數(shù)據(jù)下載兩大功能組成部分:數(shù)據(jù)存儲(chǔ)部分利用DSP和FPGA完成信號(hào)的采集和處理,并將其存儲(chǔ)到C
摘要:根據(jù)某工業(yè)現(xiàn)場(chǎng)電子設(shè)備數(shù)據(jù)記錄的要求,設(shè)計(jì)了一種基于近距離無(wú)線(xiàn)通信的嵌入式數(shù)據(jù)記錄系統(tǒng)。該系統(tǒng)分為數(shù)據(jù)存儲(chǔ)和數(shù)據(jù)下載兩大功能組成部分:數(shù)據(jù)存儲(chǔ)部分利用DSP和FPGA完成信號(hào)的采集和處理,并將其存儲(chǔ)到C
SPARC微處理器綜述
我們使用VHDL語(yǔ)言,根據(jù)FPGA管腳與數(shù)碼管和按鍵管腳的連接,通過(guò)一系列的語(yǔ)句控制管腳電平的高低,從而讓FPGA實(shí)現(xiàn)數(shù)碼管顯示功能??梢?jiàn),對(duì)于比較簡(jiǎn)單的功能實(shí)現(xiàn),可以像這個(gè)例子中那樣,直接控制最底層資源,甚至對(duì)
NIOS開(kāi)發(fā)結(jié)構(gòu)基礎(chǔ)構(gòu)思
串行外圍設(shè)備接口SPI(serial peripheralinterface)總線(xiàn)技術(shù)是Motorola公司推出的一種微處理器、微控制器及其外設(shè)間的一種全/半雙工同步串行數(shù)據(jù)接口標(biāo)準(zhǔn),具有連接線(xiàn)少、傳輸效率高等特點(diǎn),因其硬件功能很強(qiáng),與SPI有關(guān)的軟件就相當(dāng)簡(jiǎn)單,使CPU有更多的時(shí)間處理其他事務(wù)。
嵌入式系統(tǒng)設(shè)計(jì)師考試試題與小結(jié)
摘要: 介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線(xiàn)技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語(yǔ)言實(shí)現(xiàn)
設(shè)計(jì)并實(shí)現(xiàn)了一種以TMS320DM6437 DSP和視頻解碼芯片TVP5146為核心的掌脈圖像采集系統(tǒng)。系統(tǒng)使用850 nm和960 nm雙波長(zhǎng)近紅外光源,在光照強(qiáng)度恒定的條件下,通過(guò)重復(fù)設(shè)置TVP5146的光亮度和亮度對(duì)比度等寄存器,利用手形圖像可以間接地精確定位出掌脈圖像的有效區(qū)域。該系統(tǒng)可以脫離通用計(jì)算機(jī)的束縛方便地應(yīng)用于現(xiàn)場(chǎng)。
設(shè)計(jì)并實(shí)現(xiàn)了一種以TMS320DM6437 DSP和視頻解碼芯片TVP5146為核心的掌脈圖像采集系統(tǒng)。系統(tǒng)使用850 nm和960 nm雙波長(zhǎng)近紅外光源,在光照強(qiáng)度恒定的條件下,通過(guò)重復(fù)設(shè)置TVP5146的光亮度和亮度對(duì)比度等寄存器,利用手形圖像可以間接地精確定位出掌脈圖像的有效區(qū)域。該系統(tǒng)可以脫離通用計(jì)算機(jī)的束縛方便地應(yīng)用于現(xiàn)場(chǎng)。
基于FPGA的NoC驗(yàn)證平臺(tái)的構(gòu)建
基于FPGA的NoC驗(yàn)證平臺(tái)的構(gòu)建
引言 PIC系列單片機(jī)中斷源已經(jīng)達(dá)到14個(gè).可謂相當(dāng)豐富;但同時(shí)也帶來(lái)了一些難題:在處理多中斷時(shí)不具備處理“高級(jí)優(yōu)先處理”能力的問(wèn)題,如此多的中斷源在處理時(shí)很容易產(chǎn)生中斷沖突,如何有效的處理中斷到達(dá)時(shí)的