女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]ADSP2189M在船舶自動識別系統(tǒng)開發(fā)中的應用

引言

  AIS系統(tǒng)是海上移動VHF波段采用TDMA技術交換數(shù)據(jù)的一種避碰系統(tǒng),產(chǎn)品開發(fā)基于國際海事組織頒布的ITU-R M1371協(xié)議。在開發(fā)中采用ADSP2189M作為其數(shù)據(jù)處理平臺,完成各種數(shù)據(jù)處理,轉換,時隙的劃分等主要功能。系統(tǒng)的模式如圖1所示。
 

  由電臺在161.975MHz和162.025MHz的兩個頻點上接收GMSK信號,經(jīng)GMSK調制解調芯片把模擬數(shù)據(jù)轉換成數(shù)字信號,數(shù)據(jù)流通過上位機完成對正確數(shù)據(jù)的判定,并且刪去數(shù)據(jù)段的起始、填充和結束位,把數(shù)據(jù)通過并行口發(fā)往DSP,DSP完成對接收到數(shù)據(jù)的處理與分析,建立整個海域的時隙表,完成TDMA的網(wǎng)絡登陸、維護,把相關的數(shù)據(jù)再以不同格式發(fā)送到不同的串口輸出,按照ITU-R M.1371協(xié)議,以ITDMA(增量時分多址)方式接入網(wǎng)絡,以SOTDMA(自控時分多址)方式連續(xù)運行,從而達到整個網(wǎng)絡的TDMA完整性。因此,信號處理單元在系統(tǒng)中處于重要的位置。

  

 

  圖1 DSP與外部設備接口

  ADSP2189M芯片

  ADSP2189M芯片是一種定點DSP,其指令周期為13.3ns,運行速度可達75MIPS。處理器包括算術/邏輯單元(ALU),乘法/累加器(MAC)和桶狀移位器。存儲器采用哈佛結構,有48K的PRAM和32K的DRAM。兩個SPORT同步串口,一個定時器以及主機接口可以和主機處理器直接相連。DMA接口包括內(nèi)部DMA接口(IDMA)和字節(jié)DMA接口(BDMA)。

  AIS系統(tǒng)中2189M的硬件設計

  部分電路如圖2所示。

  ·芯片外接33M的晶體,其內(nèi)部自動倍頻到66M;

  ·一個同步串口SPORT與外部的MCU相連,引腳要接上拉電阻;

  ·把SPORT1設置成第二種工作模式,并用軟件把I/O口模擬UART,與MAX232芯片連接,數(shù)據(jù)送往簡易顯示;

  ·采用IDMA方式與MCU相連,16條并口線連接,啟動模式設置為IDMA方式,其4個MODEA~D設置分別為1,0,1,0;

  ·完成IDMA引導裝載的步驟如下;

  PWD、EBR、BR、ERSET四個調試引腳必須外接上拉電阻;

  最后寫PM(0X0000)的值,程序開始自動執(zhí)行。

  

 

  圖2 AIS系統(tǒng)的部分電路圖

  

 

  圖3 串口接收時序圖

  

 

  圖4 時隙劃分圖[!--empirenews.page--]ADSP2189M接口的軟件設計

 

  Sport0的設置

  采用同步串口與MCU通訊

  DM(0X3FF6)—串口控制寄存器設置如表1所示。

  表1中0~3:接收發(fā)送字長,我們定義為16位字長,設置為1111。6~7:幀同步信號電平,為0,高電平有效。8~9:幀同步信號源,為1,內(nèi)部產(chǎn)生幀同步信號。

  10~11:成幀方式,為1,第二成幀方式。12~13:幀同步,為0,發(fā)起通訊必須要幀同步信號,以后不再考慮幀同步信號。14:SCLK的產(chǎn)生方式,為1,內(nèi)部產(chǎn)生串行時鐘。

  DM(0X3FF5)—串口時鐘分頻系數(shù)寄存器dm(sclkdiv)

  在ADSP2189芯片中,采樣率與分頻數(shù)之間的關系如下式F(sclk)=f(clkout)/(sclkdiv+1)/2

  其中,F(xiàn)(sclk)表示運行時鐘,F(xiàn)(clkout)表示外接晶振的輸出時鐘,sclkdiv表示分頻數(shù),即存儲器應該賦予的值。

  當控制寄存器設置好以后,串口接收時序如圖3所示,接收到的數(shù)據(jù)放在接收緩存區(qū),每接收完一組數(shù)據(jù),寫一次接收標志位,主程序定期檢測標志位,當檢測到標志位變化時,調用接收處理子程序。

  Sport1和timer的設置

  由于DSP要輸出數(shù)據(jù)到簡易顯示,通過UART口相連接,因此把Sport1設置為第二種工作模式(如表2所示)。

  DM(0X3FFF)—系統(tǒng)控制寄存器(如表3所示)。

  表3中,12:SPORT0的使能,設置為1。11:SPORT1的使能,設置為1。10:SPOER1的功能選擇,設置為0。

  用I/O口模擬UART,以9600波特率采樣,內(nèi)部定時中斷產(chǎn)生速率為3×9600,在一個電平跳變中產(chǎn)生3次采樣,取中間的采樣值有效。

  DM(0X3FFD)—定時周期寄存器

  DM(0X3FFC)—定時計數(shù)寄存器

  外接33M晶體,寄存器存放的數(shù)值為:

  period=frequence×2/(3×9600)-1=2314

  芯片以28800波特率產(chǎn)生中斷,每次中斷程序檢測UART的標志位,當標志位有變化時,每3次中斷設置一次I/O的輸出,直到發(fā)送數(shù)據(jù)結束。

  部分代碼設置如下:

  ax0 = 2314;    //定時器設置

  dm(0x3ffc) = ax0;

  dm(0x3ffd) = ax0;

  ax0 = 0;

  dm(0x3ffb) = ax0;  //控制寄存器的設置

  ax0 = b#0001100000000000;

  ax0=b#0111111000001111;

  dm(0x3ff6)=ax0;  //sport0設置

  ax0=0x001f;

  dm(0x3ff5)=ax0;  //SCLKDIV0

  mstat = 0x10;  // 乘法器設置

  ifc=b#0000000001100001;  imask=b#0000100001;  //中斷開啟

  ena timer;

  //開啟定時

  主體軟件流程

  系統(tǒng)采用自主式時分復用,把時間分成周期性的幀,每一幀再分割成若干時隙(無論幀或時隙都是互不重疊的),每個時隙就是一個通信信道,分配給一個用戶。系統(tǒng)根據(jù)一定的時隙分配原則,使各個移動臺在每幀內(nèi)只能按指定的時隙向對方發(fā)射信號(突發(fā)信號),在滿足定時和同步的條件下,基站可以在各時隙中接收到各移動臺的信號而互不干擾。

  在寄存器中劃分兩個信道的空間作為海域的時隙表,如圖4所示。

  網(wǎng)絡登陸采用概率持續(xù)算法(當發(fā)現(xiàn)一個候選時間段時,臺站在0到100之間隨機選取一個概率值LME.RTP1,該值與一個0到10的概率LME.RTP2比較,如果LME.RTP1小于或等于LME.RTP2,則選擇這個時間段,反之,LME.RTP2加上一個概率增量與下一個候選時間段比較)。在2250個時間段上隨機選擇一個空閑時隙作為網(wǎng)絡的接入點,然后以ITDMA方式接入。這種方式是一種先報告先占用的形式,在當前發(fā)射的數(shù)據(jù)中指明下一個需要發(fā)送數(shù)據(jù)的時隙號,從而達到預先通知其它臺站自身所占用的時隙號,確定在60秒中需要占用的空間。在以后的連續(xù)階段,移動臺以SOTDMA方式完成網(wǎng)絡的維護和時隙的重新劃分。由于協(xié)議規(guī)定的數(shù)據(jù)格式中最大只能預知到7分鐘的占用情況,所以每隔7分鐘,需要在一定范圍內(nèi)重新選擇一個新的空閑時隙發(fā)送,以次類推,一直以這種連續(xù)的狀態(tài)運行下去。當速度發(fā)生改變的時候,系統(tǒng)重新以ITDMA的方式完成新的速率下的網(wǎng)絡登陸。

  結語

  采用時分復用的算法,進行一個海域內(nèi)的網(wǎng)絡劃分和聯(lián)接功能。這種DSP信號處理與嵌入式操作系統(tǒng)相結合的模式,可以廣泛應用于通訊領域,具有廣泛的應用前景。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

控制寄存器(Control Register)是中央處理器(CPU)中用于管理系統(tǒng)級操作的特殊寄存器,它為操作系統(tǒng)和硬件提供對處理器行為的精細控制。本文從計算機體系結構角度系統(tǒng)闡述控制寄存器的設計原理、功能分類、操作機制...

關鍵字: 寄存器 處理器

在嵌入式系統(tǒng)開發(fā)中,硬件抽象層(Hardware Abstraction Layer,HAL)起著至關重要的作用。它為上層軟件提供了統(tǒng)一的硬件訪問接口,隱藏了底層硬件的細節(jié),使得軟件具有更好的可移植性和可維護性。C++作...

關鍵字: 嵌入式C++ HAL 寄存器 封裝

采用51單片機最小開發(fā)板,由8位自制獨立按鍵控制。單片機芯片為STC89C52RC,晶振為@12.000 mhz。8X8LED點陣屏模塊由MAX7219驅動,MAX7219包含一個自動掃描電路。你只需要把要顯示的數(shù)據(jù)發(fā)送...

關鍵字: 51單片機 MAX7219 寄存器

電源管理集成電路(PMIC)有益于簡化最終應用并縮小其尺寸,也因此備受青睞。然而,當默認啟動時序和輸出電壓與應用要求不符時,就需要定制上電設置。大多數(shù)情況下,電路沒有可以存儲這些設置的非易失性存儲器(NVM)。對此,低功...

關鍵字: 電源管理 集成電路 寄存器

我從Digilent公司拿出了我的Arty Z7板,并在Vivado/Vitis 2021.2中創(chuàng)建了一個項目來讓它工作,你可以在我的上一個項目帖子中閱讀,我在QDSP-6061的5位數(shù)上顯示滾動文本,上面寫著“Hell...

關鍵字: 寄存器 AXI4 QDSP-6061 RTL模塊

在單片機系統(tǒng)的設計中,復位電路是確保單片機正常工作的關鍵組成部分。它能夠在系統(tǒng)啟動時將單片機的內(nèi)部寄存器和狀態(tài)設置為初始值,保證單片機從一個確定的狀態(tài)開始運行。與門芯片作為一種常見的數(shù)字邏輯芯片,有時會被應用于單片機復位...

關鍵字: 復位電路 寄存器 單片機

在數(shù)字電路設計中,計數(shù)器是一種基礎的數(shù)字電路組件,用于記錄并顯示脈沖信號的數(shù)量或頻率。4進制計數(shù)器,即模4計數(shù)器,是一種特殊的計數(shù)器,其計數(shù)范圍從0到3,共4個狀態(tài)。本文將深入探討如何結合D觸發(fā)器與寄存器來實現(xiàn)一個4進制...

關鍵字: D觸發(fā)器 寄存器 計數(shù)器

寄存器是CPU內(nèi)部存儲單元,即寄存器是CPU的組成部份。寄存器是有限存貯容量的高速存貯部件,它們可用來暫存指令、數(shù)據(jù)和位址等。

關鍵字: 寄存器 CPU

隨著電子技術的迅速發(fā)展,計算機已深入地滲透到我們的生活中,許多電子愛好者開始學習單片機知識,但單片機的內(nèi)容比較抽象,相對電子愛好者已熟悉的模擬電路、數(shù)字電路,單片機中有一些新的概念,這些概念非?;疽灾劣谝话阕髡卟恍既フ?..

關鍵字: 單片機 寄存器

今天,小編將在這篇文章中為大家?guī)砘谝莆患拇嫫鱐DM的實現(xiàn)方式的有關報道。

關鍵字: 寄存器 移位寄存器
關閉