女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件

1 引言

  某飛行器發(fā)射前,需測試飛行器各項(xiàng)參數(shù),參數(shù)測試是通過數(shù)據(jù)記錄器記錄飛行器數(shù)據(jù)并傳至地面測試臺(tái)。測試過程中,為了保證測試人員人身安全,飛行器和地面測試臺(tái)間距需有300 m,兩者間采用長線數(shù)據(jù)傳輸?,F(xiàn)有的技術(shù)有:RS一485總線,在幾百米時(shí),傳輸速度較低;CAN總線雖具有較高的可靠性,但傳輸速度也較低;而千兆以太網(wǎng)接口的傳輸速度很快,但以太網(wǎng)協(xié)議復(fù)雜,不適用。為此,這里提出一種基于FPGA和LVDS接口器件的光纜傳輸技術(shù)。

  2 LVDS簡介

  低電壓差分信號(hào)(Low Voltage Differential Signaling,簡稱LVDS)是一種適應(yīng)高速數(shù)據(jù)傳輸?shù)耐ㄓ命c(diǎn)對點(diǎn)物理接口技術(shù)。它采用低擺幅差分信號(hào)技術(shù),使其信號(hào)能在差分PCB線對兒或平衡電纜上以幾百M(fèi)b/s的速度傳輸.其低擺幅和低電流驅(qū)動(dòng)輸出實(shí)現(xiàn)低噪聲和低功耗。

  每個(gè)點(diǎn)到點(diǎn)連接的差分對兒由驅(qū)動(dòng)器、互連器和接收器組成。驅(qū)動(dòng)器和接收器主要完成TTL信號(hào)和LVDS信號(hào)之間的轉(zhuǎn)換?;ミB器包含電纜、PCB上差分線對兒以及匹配電阻。LVDS驅(qū)動(dòng)器由一個(gè)驅(qū)動(dòng)差分線對兒的電流源組成,LVDS接收器具有高輸入阻抗,因此驅(qū)動(dòng)器輸出的電流大部分都流經(jīng)100Ω的匹配電阻,并在接收器的輸入端產(chǎn)生約350 mV的電壓。當(dāng)驅(qū)動(dòng)器翻轉(zhuǎn)將改變流經(jīng)電阻的電流方向,因此產(chǎn)生有效的邏輯1和邏輯O的低擺幅驅(qū)動(dòng)信號(hào)實(shí)現(xiàn)高速操作并減小功耗,差分信號(hào)提供適當(dāng)噪聲邊緣。不管使用的是PCB線對兒還是電纜,都必須防止反射,減少電磁干擾。LVDS要求使用一只與介質(zhì)相匹配的終端電阻,應(yīng)將其盡可能地靠近接收器放置。LVDS接收器可以承受1 V的驅(qū)動(dòng)器與接收器間對接地的電壓差。由于LVDS驅(qū)動(dòng)器典型的偏置電壓為1.2 V,所以其電壓差驅(qū)動(dòng)器典型的偏置電壓以及輕度耦合噪聲之和范圍為0.2~2.2 V。建議接收器的輸入電壓范圍為0~2.4 V。

  3 總體設(shè)計(jì)方案

  系統(tǒng)設(shè)計(jì)要求傳輸速度應(yīng)在1~16 Mb/s自動(dòng)適應(yīng),傳輸距離不小于300 m,且必須與其他系統(tǒng)電磁隔離,避免電磁干擾。因此,該系統(tǒng)設(shè)計(jì)采用集成的LVDS接口器件DS92LVl021,其數(shù)據(jù)傳輸速度是1*0 Mb/s,10位數(shù)據(jù)位。而CLC001,CLC012為專用長線電纜驅(qū)動(dòng)器,與光模塊相結(jié)合可將傳輸距離擴(kuò)展2 km,且外部電路簡單,功耗低。FPGA選用Spartan一2系列器件,其最高工作速度為200 MHz,邏輯宏單元豐富,滿足系統(tǒng)設(shè)計(jì)要求。因此,該系統(tǒng)設(shè)計(jì)選用LVDS接口器件實(shí)現(xiàn)LVDS長線傳輸,而記錄器、測試臺(tái)和LVDS器件接口的時(shí)序匹配則選用FPGA實(shí)現(xiàn)。

  圖1為系統(tǒng)設(shè)計(jì)的框圖,測試臺(tái)發(fā)送的STATE、CTLl、CTL2等狀態(tài)及控制信號(hào)傳送至記錄器,并將記錄器發(fā)送的數(shù)據(jù)及同步時(shí)鐘傳送至地面測試臺(tái)。其中,記錄器、LVDS發(fā)送端、LVDS接收端的電源均由測試臺(tái)提供,電壓為+9 V。

  LVDS長線傳輸模塊分為LVDS發(fā)送電路和LVDS接收電路。LVDS發(fā)送電路將從記錄器接收到的并行數(shù)據(jù)進(jìn)行速度匹配后轉(zhuǎn)換成LVDS串行數(shù)據(jù)流,并通過雙絞線發(fā)送。LVDS接收電路將接收到的LVDS串行數(shù)據(jù)流還原成并行數(shù)據(jù)進(jìn)行速度匹配后送至測試臺(tái)。

  4 硬件設(shè)計(jì)

  該系統(tǒng)設(shè)計(jì)的關(guān)鍵部分為LVDS的接口設(shè)計(jì),由于傳輸數(shù)據(jù)速度很高,因此應(yīng)按照高速電路的要求進(jìn)行設(shè)計(jì),所有布線應(yīng)盡量短,傳輸線路阻抗匹配。傳輸模塊發(fā)送端工作時(shí)首先由FPGA給DS92LV1021的使能端DEN及TCLK-R/F觸發(fā)沿選擇高電平,并向TCLK引腳輸出20 MHz的工作時(shí)鐘,接著DS92LV1021將從FPGA處接收到的TTL并行信號(hào)轉(zhuǎn)換為LVDS標(biāo)準(zhǔn)的串行信號(hào),再由Do一及Do+輸出至CLC001驅(qū)動(dòng)器,經(jīng)電光轉(zhuǎn)換后,由光纜傳輸至接收板電路,并由接收電路的光電轉(zhuǎn)換器送至CLC012,從而補(bǔ)償已衰減的信號(hào),再由DS92LV1212解串器還原出10位并行數(shù)據(jù)及l(fā)位時(shí)鐘位。圖2為發(fā)送電路原理圖。

  傳輸模塊接收端主要由CLC012均衡器及DS92LV1212解串器組成。DS92LV1212的D00~D09將還原出的并行數(shù)據(jù)輸出,RCLK為還原出的同步時(shí)鐘,REFCLK為解串器的工作時(shí)鐘,由FPGA給出。

  5 軟件設(shè)計(jì)

  系統(tǒng)上電后,測試臺(tái)先向采編器發(fā)出讀數(shù)命令,采編器接到命令后,以l Mb/s的速度輸出8位并行數(shù)據(jù),而LVDS傳輸器件最低工作速度為16 Mb/s,為了實(shí)現(xiàn)速度匹配與自適應(yīng),該系統(tǒng)設(shè)計(jì)采用了Soatan-2E型FPGA內(nèi)部雙口RAM實(shí)現(xiàn)FIFO,其時(shí)鐘最高工作頻率為200 MHz,滿足要求,當(dāng)采編器以1 M b/s速度輸出數(shù)據(jù)時(shí),首先進(jìn)入FPGA內(nèi)部FIFO,F(xiàn)PGA內(nèi)部對數(shù)據(jù)計(jì)數(shù),當(dāng)存滿512個(gè)數(shù)后,F(xiàn)PGA以20 Mb/s的速度輸出8位并行數(shù)據(jù),為了保證DS92LVl021一直處于工作狀態(tài),F(xiàn)PGA在兩次發(fā)送數(shù)據(jù)的間歇所輸出的無效數(shù),有效數(shù)和無效數(shù)通過LVDS傳輸器件的lO位數(shù)據(jù)位的高2位數(shù)據(jù)位作為標(biāo)志位進(jìn)行區(qū)分,在接收端FPGA通過判斷標(biāo)志位來識(shí)別有效數(shù)或無效數(shù),舍棄無效數(shù),保證數(shù)據(jù)正確傳輸。FPGA在整個(gè)系統(tǒng)中起數(shù)據(jù)緩沖作用,由于采用FIFO作為外部數(shù)據(jù)接口,所以可實(shí)現(xiàn)對外部數(shù)據(jù)的自適應(yīng)要求。整個(gè)程序用VHDL語言編寫,流程圖如圖3所示。

  6 試驗(yàn)結(jié)果

  為了測試最終效果,在發(fā)送電路和接收電路之間用不同長度的單模光纖連接,系統(tǒng)上電后,發(fā)送端發(fā)送數(shù)據(jù)速度為20 Mb/s,使用示波器捕獲接收端數(shù)據(jù)波形,并進(jìn)行對比,實(shí)驗(yàn)結(jié)果記錄如表1所列。圖4和圖5分別給出100 m和300 m光纜的數(shù)據(jù)波形。由數(shù)據(jù)波形圖知,在傳輸過程中,波形畸變非常小,沒有出現(xiàn)誤碼和丟數(shù)的現(xiàn)象,完全滿足系統(tǒng)要求。

  7 結(jié)語

  本文所述LVDS長線傳輸方案具有電路設(shè)計(jì)簡單,傳輸速度快,傳輸距離遠(yuǎn)的優(yōu)點(diǎn),并且對傳輸速度能夠自適應(yīng),在需遠(yuǎn)距離傳輸?shù)沫h(huán)境中有廣闊的應(yīng)用前景。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢抑制與過流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問題卻十分常見,不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開關(guān)電源具有效率高的特性,而且開關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉