女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]以往基于FPGA的數(shù)字信號(hào)處理系統(tǒng)的模型及算法采用VHDL或VerilogHDL等硬件描述語(yǔ)言描述。但這些硬件描述語(yǔ)言往往比較復(fù)雜,而采用Altera公司推出的專(zhuān)門(mén)針對(duì)數(shù)字信號(hào)處理器設(shè)計(jì)工具DSP BuildIer則可大大簡(jiǎn)化設(shè)計(jì)過(guò)程,提高設(shè)計(jì)效率。

DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理系統(tǒng),具有很強(qiáng)的實(shí)時(shí)性和靈活性,因此利用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理成為數(shù)字信號(hào)處理領(lǐng)域的一種新的趨勢(shì)。

以往基于FPGA的數(shù)字信號(hào)處理系統(tǒng)的模型及算法采用VHDL或VerilogHDL等硬件描述語(yǔ)言描述。但這些硬件描述語(yǔ)言往往比較復(fù)雜,而采用Altera公司推出的專(zhuān)門(mén)針對(duì)數(shù)字信號(hào)處理器設(shè)計(jì)工具DSP BuildIer則可大大簡(jiǎn)化設(shè)計(jì)過(guò)程,提高設(shè)計(jì)效率。

1 基于DSP Builder的數(shù)字信號(hào)處理器設(shè)計(jì)流程

DSP Builder是一個(gè)系統(tǒng)級(jí)(或者說(shuō)算法級(jí))設(shè)計(jì)工具,它架構(gòu)在多個(gè)軟件工具之上,并連接系統(tǒng)級(jí)的算法仿真建模和RTL級(jí)的硬件實(shí)現(xiàn)兩個(gè)設(shè)計(jì)領(lǐng)域的設(shè)計(jì)工具,最大程度地發(fā)揮了這兩種工具的優(yōu)勢(shì)。

DSP Builder依賴(lài)于Math-Works公司的數(shù)學(xué)分析工具M(jìn)atlab/Simulink,以Simulink的Blockset出現(xiàn),可在simulink中進(jìn)行圖形化設(shè)計(jì)和仿真,同時(shí)又通過(guò)signal Compiler把Maltlab/Simulink/DSP Builder的設(shè)計(jì)文件轉(zhuǎn)成相應(yīng)的VHDL設(shè)計(jì)文件,以及用控制綜合與編譯的tcl腳本。而對(duì)后者的處理可以由FPGA/CPLD開(kāi)發(fā)工具QuartusⅡ完成。其設(shè)計(jì)流程如下:

Step1:在Simulink環(huán)境中調(diào)用Altera DSP庫(kù)(非MATLAB自帶的DSP庫(kù))中的塊,進(jìn)行數(shù)學(xué)模型設(shè)計(jì)。
Step2:在MATLAB中進(jìn)行純數(shù)學(xué)上的仿真、驗(yàn)證及修改。
Step3:當(dāng)仿真符合設(shè)計(jì)要求后,再加入并運(yùn)行Signal Compiler模塊,將.mdl文件自動(dòng)轉(zhuǎn)成.vhd文件,進(jìn)行RTL級(jí)的功能仿真和邏輯綜合。
Step4:在QuartusⅡ中進(jìn)行編譯設(shè)計(jì)并進(jìn)行時(shí)序仿真。
Step5:下載到一個(gè)硬件開(kāi)發(fā)板上并測(cè)試。

2 設(shè)計(jì)實(shí)例

FIR和IIR濾波器是當(dāng)前數(shù)字信號(hào)處理巾最常用的2種濾波器,其中FIR因其具有精確的線性相位特性而得到廣泛應(yīng)用。下面以截止頻率為5 kHz,采樣頻率為32 kHz,輸入序列位寬為9位(最高位為符號(hào)位)的12階FIR低通數(shù)字濾波器為例,闡述基于DSP Builder的數(shù)字信號(hào)處理器設(shè)計(jì)方案。

2.1 FIR數(shù)字濾波器結(jié)構(gòu)模型

對(duì)于N階FIR數(shù)字濾波系統(tǒng),其沖擊響應(yīng)總是有限長(zhǎng)的,系統(tǒng)函數(shù)為:

濾波器的差分方程為:

式中,x(n)是輸入采樣序列,h(n)是濾波器系數(shù),N是濾波器的階數(shù),y(n)表示濾波器的輸出序列。
設(shè)計(jì)濾波器的任務(wù)就是尋找一個(gè)因果、物理上可實(shí)現(xiàn)的系統(tǒng)函數(shù)H(z),使其頻率響應(yīng)滿足所希望的頻域指標(biāo)。圖1為階FIR數(shù)字濾波器的結(jié)構(gòu)圖??梢?jiàn),F(xiàn)IR的數(shù)字濾波過(guò)程就是一個(gè)信號(hào)逐級(jí)延遲的過(guò)程,將各級(jí)的延遲輸出加權(quán)累計(jì),即得到FIR的輸出。

2.2 濾波器系數(shù)的確定

濾波器系數(shù)使用Matlab的FDNTool設(shè)計(jì)工具獲得。FDATool即為Filter Design&Analysys Tool,可以完成多種濾波器的設(shè)計(jì)、分析和性能評(píng)估。

啟動(dòng)FDATool后就是濾波器的設(shè)計(jì)界面,設(shè)置相應(yīng)參數(shù),便可生成所需的系數(shù)。由于得到的系數(shù)均為介于[-1,1]區(qū)間的浮點(diǎn)數(shù),而在DSP Builder下建立的FIR濾波器模型需要一個(gè)整數(shù)(有符號(hào)整數(shù)類(lèi)型)作為濾波器系數(shù),故需將其量化為整數(shù)。量化后濾波器系數(shù)為:

2.3 濾波器模型的建立

在DSP Builder平臺(tái)上設(shè)計(jì)FIR濾波器,首先在Matlab的Simulink中建立一個(gè).MDL模型文件,即根據(jù)所要設(shè)計(jì)FIR濾波器的結(jié)構(gòu)調(diào)用Al-tera DSP Builder和其他Simulink庫(kù)中的圖形模塊,構(gòu)成設(shè)計(jì)框圖文件。

如果把所有的模塊放在一個(gè)Simulink圖中,設(shè)計(jì)圖會(huì)顯得非常復(fù)雜、龐大,不利于閱讀或排錯(cuò),這時(shí)可以利用層次設(shè)計(jì)方法設(shè)計(jì)。對(duì)于12階FIR數(shù)字濾波器,可以先設(shè)計(jì)一個(gè)3階FIR濾波器子模塊fir3(圖2),然后調(diào)用3個(gè)fir3子模塊構(gòu)造成12階nR數(shù)字濾波器。使用。DSPBuilder工具箱建立的12階FIR數(shù)字濾波器模型,如圖3所示。

2.4 基于Simnlink的系統(tǒng)VHDL代碼生成

完成模型設(shè)計(jì)后,先在Simulink中對(duì)模型進(jìn)行系統(tǒng)仿真,即通過(guò)Simulink中的2通道示波器Scope模塊查看仿真結(jié)果。DSP Builder可提供QuartusⅡ軟件和MATLAB/Simulink工具之間的接口,即Signal Compiler模塊。

若通過(guò)系統(tǒng)仿真,該系統(tǒng)已達(dá)到設(shè)計(jì)要求,雙擊SignalCompiler模塊,設(shè)置好相關(guān)參數(shù)后,即可將模型文件.mdl轉(zhuǎn)化為硬件描述語(yǔ)言文件.vhd,并可對(duì)其進(jìn)行綜合。之后在OuartusⅡ環(huán)境中,打開(kāi)DSP Builder,建立的QuartusⅡ工程文件,就可以對(duì)生成的VHDL代碼進(jìn)行器件配置、引腳設(shè)定、編譯、時(shí)序仿真、硬件下載等工作。

2.5 基于QuartusⅡ的時(shí)序仿真

在Simulink中進(jìn)行的系統(tǒng)仿真是針對(duì)算法實(shí)現(xiàn)的,與目標(biāo)器件和硬件系統(tǒng)沒(méi)有關(guān)系,其仿真結(jié)果并不能精確反映電路的全部硬件特性,因此,需要對(duì)設(shè)計(jì)進(jìn)行時(shí)序仿真。

在QuartusⅡ環(huán)境中,打開(kāi)DSP Builder建立的QuartusⅡ工程文件,對(duì)上述的VHDL代碼進(jìn)行時(shí)序仿真。圖4為在OuartusⅡ7.O環(huán)境下FIR數(shù)字濾波器時(shí)序仿真圖。圖4中clock為系統(tǒng)時(shí)鐘,sclrp為清零信號(hào),xin為輸入數(shù)據(jù),yout為濾波器的輸出結(jié)果。

由式(2)知:若xin{1,-5},h(n)={-22,-33,-13,41,108,154,154,108,41,-13,-33,-22},則濾波器的輸出yout的理論結(jié)果為:yout=xinh(n)={-14,-56,-14,53,128,180,178,124,42,-31,-64,-56,-14,28}??梢?jiàn),所設(shè)計(jì)的FIR數(shù)字濾波器在QuarmsII 7.0中進(jìn)行時(shí)序仿真得到的輸出結(jié)果和理論上計(jì)算得到的結(jié)果是完全一致的。

3 實(shí)際硬件測(cè)試

只進(jìn)行工程軟件仿真遠(yuǎn)遠(yuǎn)不夠,還必須進(jìn)行硬件實(shí)時(shí)測(cè)試。在硬件實(shí)際運(yùn)行時(shí),可以從外部信號(hào)源接入器件內(nèi)部或者在其內(nèi)部存儲(chǔ)正弦波數(shù)據(jù)。這里采用后者,即在頂層文件中引入LPM_ROM宏模塊,在其中存入頻率分別為0.5和8 kHz2個(gè)正弦波迭加信號(hào)數(shù)據(jù)的.hex文件.FIR濾波器模塊直接從ROM中讀取數(shù)據(jù),測(cè)試電路如圖5所示。

在QuartusⅡ環(huán)境中,對(duì)測(cè)試電路進(jìn)行編譯,下載到cyclone系列EP1C12Q240C8器件后,就可以對(duì)硬件進(jìn)行測(cè)試。采用Ahem公司的Signal-TapⅡ嵌入式邏輯分析儀進(jìn)行芯片測(cè)試,用戶無(wú)需外接專(zhuān)用儀器,就可以通過(guò)FPGA器件內(nèi)部所有信號(hào)和節(jié)點(diǎn)的捕獲對(duì)系統(tǒng)故障進(jìn)行分析和判斷,而又不影響原硬件系統(tǒng)的正常工作。
經(jīng)嵌入式邏輯分析儀得到的實(shí)時(shí)波形如圖6所示。實(shí)際測(cè)試發(fā)現(xiàn),經(jīng)過(guò)設(shè)計(jì)的低通濾波器后,高頻信號(hào)被濾除,只有低頻信號(hào)輸出,濾波效果滿足系統(tǒng)要求。需要注意的是,SignalTapⅡ嵌入式邏輯分析需工作在JTAG方式,在調(diào)試完成后,需將SignalTapⅡ移除設(shè)計(jì),以免浪費(fèi)資源。

4 結(jié)束語(yǔ)

由以上設(shè)計(jì)過(guò)程可知,基于Matlab/Simulink/DSP Builder/OuartusⅡ的設(shè)計(jì)流程,可以幫助設(shè)計(jì)者完成基于FPGA的數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)。使用相對(duì)獨(dú)立功能的電路模塊和子系統(tǒng)進(jìn)行模塊化的設(shè)計(jì),避免了繁瑣的VHDL語(yǔ)言編程;設(shè)計(jì)者只要對(duì)DSP Builder模塊庫(kù)中相應(yīng)模塊的基本參數(shù)進(jìn)行簡(jiǎn)單設(shè)置,而不需要對(duì)各模塊具體的實(shí)現(xiàn)過(guò)程進(jìn)行詳細(xì)了解,甚至不需要了解FPGA本身和硬件描述語(yǔ)言,極大縮短了開(kāi)發(fā)周期。而且隨著技術(shù)的發(fā)展,F(xiàn)PGA的性能越來(lái)越高,價(jià)格則逐步降低,芯片的處理速度更快,片內(nèi)資源更大,這將給FPGA在信號(hào)處理領(lǐng)域的應(yīng)用提供更為廣闊的空間。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會(huì)議、直播和游戲語(yǔ)音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來(lái)越重要。為此,邊緣AI和智能音頻專(zhuān)家XMOS攜手其全球首家增值分銷(xiāo)商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

2025年8月14日,致力于亞太地區(qū)市場(chǎng)的國(guó)際領(lǐng)先半導(dǎo)體元器件分銷(xiāo)商---大聯(lián)大控股宣布,其旗下詮鼎推出基于新突思(Synaptics)SL1680嵌入式處理器的AI疲勞駕駛檢測(cè)方案。

關(guān)鍵字: AI 嵌入式處理器 Type-C

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車(chē)電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

多DSP集群的實(shí)時(shí)信號(hào)處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對(duì)集群性能的影響尤為顯著。以無(wú)線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長(zhǎng),邊緣計(jì)算正從概念驗(yàn)證走向規(guī)模化部署。據(jù)IDC預(yù)測(cè),2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對(duì)邊緣節(jié)點(diǎn)的實(shí)時(shí)處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢(shì)與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號(hào)處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時(shí)控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長(zhǎng)期以來(lái)在全球工業(yè)控制市場(chǎng)占據(jù)絕對(duì)領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見(jiàn)半導(dǎo)體 芯來(lái) RISC-V 工控
關(guān)閉