女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]本文旨在研究基于FPGA技術(shù)對嵌入式SoC系統(tǒng)進(jìn)行在線監(jiān)控的方法。設(shè)計了一個FPGA片上通信系統(tǒng),該系統(tǒng)內(nèi)部固化基于UART接口的Modbus通訊協(xié)議棧,可通過串口與PC上位機(jī)進(jìn)行通信;且采用雙口RAM作為與監(jiān)控對象間共享的數(shù)據(jù)緩存區(qū),通過中斷機(jī)制實現(xiàn)數(shù)據(jù)的同步交換,既確保了監(jiān)控數(shù)據(jù)的實時性,也避免了嵌入式系統(tǒng)因處理監(jiān)控通信過程而帶來性能損失。采用VHDL語言設(shè)計實現(xiàn)了通信系統(tǒng)的各組成部分,在Altera的cycloneII系列芯片開發(fā)板上驗證了方案的可行性。

在SoC系統(tǒng)的設(shè)計及使用過程中,對其內(nèi)部行為的實時監(jiān)控十分重要,目前普遍通過監(jiān)控端和目標(biāo)系統(tǒng)間的監(jiān)控信息通信來實現(xiàn),UART常用作通信信道。

目標(biāo)SoC系統(tǒng)常使用中斷方式或輪詢方式獲取監(jiān)控通信數(shù)據(jù)包,對其解析并進(jìn)行相應(yīng)數(shù)據(jù)操作后回復(fù)應(yīng)答信息。中斷方式中SoC需完成保存中斷現(xiàn)場、調(diào)用中斷服務(wù)程序、恢復(fù)現(xiàn)場系列任務(wù),上下文的切換占據(jù)了系統(tǒng)額外開銷;輪詢方式中,系統(tǒng)定時檢查設(shè)備請求,若有數(shù)據(jù)到達(dá)則調(diào)用相應(yīng)處理程序,固定的輪詢周期增加了數(shù)據(jù)等待處理時間,數(shù)據(jù)量較小時頻繁查詢造成對CPU資源的浪費。

針對上述問題,提出一種的新監(jiān)控方法,設(shè)計一個FPGA通信系統(tǒng),由其作為SoC與監(jiān)控計算機(jī)數(shù)據(jù)交互的橋梁,負(fù)責(zé)完成在線監(jiān)控的通信過程,保證被調(diào)試系統(tǒng)和調(diào)試主機(jī)之間調(diào)試信息和命令的交互可靠性,可避免目標(biāo)SoC頻繁的處理通信中斷,提高其控制性能。監(jiān)控功能實現(xiàn)機(jī)制與通信系統(tǒng)主要模塊的設(shè)計方法將被討論,通過對比嵌入式CPU在不同監(jiān)控方法中的通信時間消耗,說明該方法具有一定實用價值。

1 系統(tǒng)組成結(jié)構(gòu)

基于FPGA設(shè)計片上通信系統(tǒng)如圖1所示,其主要組成部分為Modbus解析模塊和雙口RAM存儲模塊。上位機(jī)發(fā)出監(jiān)控命令幀數(shù)據(jù)時,由Modbus模塊完成命令幀的接收、解析過程,并將待操作地址、數(shù)據(jù)等信息存入雙口RAM中,目標(biāo)CPU據(jù)此將自身內(nèi)存映像區(qū)的相應(yīng)數(shù)據(jù)一次搬入雙口RAM,搬移完畢后,Modbus協(xié)議模塊進(jìn)行應(yīng)答數(shù)據(jù)組幀,并向監(jiān)控上位機(jī)發(fā)回應(yīng)答數(shù)據(jù),實現(xiàn)對監(jiān)控數(shù)據(jù)的實時可靠采集。

 

 

圖 1 通信系統(tǒng)組成結(jié)構(gòu)

2 基于雙口RAM的數(shù)據(jù)交互設(shè)計

2.1 雙口RAM定制及內(nèi)存映射設(shè)計

目標(biāo)SoC中的待監(jiān)控數(shù)據(jù)狀態(tài)量在內(nèi)存中的存儲方式,可抽象表示為如圖2中內(nèi)存映像。

 

 

圖 2 雙口 RAM 的內(nèi)存映射機(jī)制

雙口RAM中存儲當(dāng)前待監(jiān)控數(shù)據(jù)對象集合,是目標(biāo)CPU內(nèi)存映像區(qū)的一個數(shù)據(jù)子集。由于當(dāng)前監(jiān)控對象可隨機(jī)落在內(nèi)存映像區(qū)的任意存儲塊上,雙口RAM的內(nèi)存映射方式選取為隨機(jī)映射,如圖2所示。

分散存放于CPU內(nèi)存映像區(qū)的監(jiān)控對象,映射為雙口RAM中的連續(xù)存儲區(qū)。上位機(jī)基于Modbus協(xié)議與FPGA片上系統(tǒng)通信時,訪問連續(xù)的地址單元,保證了數(shù)據(jù)訪問速度,提高系統(tǒng)的通信效率。

2.2 雙口RAM中的數(shù)據(jù)操作設(shè)計

2.2.1 上位機(jī)對雙口RAM的讀寫操作

PC上位機(jī)為通信發(fā)起方,通過串口與FPGA片上系統(tǒng)連接,采用Modbus-RTU協(xié)議進(jìn)行數(shù)據(jù)通信,完成對運行參數(shù)的讀取和寫入等操作,實現(xiàn)監(jiān)控功能。

表 1 監(jiān)控通信過程占用 CPU 時間

 

 

用戶在人機(jī)界面輸入本次待監(jiān)控對象信息, 后臺軟件依據(jù)Modbus幀結(jié)構(gòu)及約定的雙口RAM內(nèi)存映射機(jī)制,組成監(jiān)控命令幀并通過串口發(fā)出。FPGA片上系統(tǒng)對收到的命令幀進(jìn)行解析,獲取操作功能碼、目標(biāo)地址、數(shù)據(jù)包大小等信息,據(jù)此向雙口RAM區(qū)寫入待操作數(shù)據(jù)地址集,寫入完畢后向目標(biāo)CPU申請通信中斷。根據(jù)Modbus命令幀中給出的數(shù)據(jù)操作長度,一次可對多個數(shù)據(jù)單元進(jìn)行讀/寫操作。[!--empirenews.page--]

2.2.2 目標(biāo)CPU對雙口RAM的讀寫操作

目標(biāo)CPU收到通信中斷請求后,讀雙口RAM區(qū)的中斷郵箱,郵箱信息包含本次申請功能(讀或?qū)?及申請的數(shù)據(jù)項個數(shù)等。根據(jù)申請地址集,將自身內(nèi)存映像區(qū)相應(yīng)數(shù)據(jù)集一次搬入雙口RAM,或?qū)㈦p口RAM中數(shù)據(jù)集一次搬入內(nèi)存映像區(qū)相應(yīng)地址處,搬移完畢后,清空中斷郵箱,向監(jiān)控模塊發(fā)出中斷應(yīng)答。

3 Modbus協(xié)議棧模塊的設(shè)計與實現(xiàn)

采用自頂向下的設(shè)計方法,根據(jù)功能需求設(shè)計Modbus協(xié)議棧頂層原理框圖如圖3。使用VHDL硬件描述語言編程實現(xiàn)各組成子模塊,功能如下述。

 

 

圖 3 Modbus 協(xié)議棧頂層框圖

(1)時鐘生成模塊:通過分頻和相移產(chǎn)生位時鐘clk和1/16位時鐘bclk,作為控制其他模塊的運行節(jié)拍,保證系統(tǒng)運行同步。

(2)串口接收模塊:以bclk作為控制時鐘,對接收的位數(shù)據(jù)作中點采樣,進(jìn)行串并裝換得到字節(jié)數(shù)據(jù)。

(3)串口發(fā)送模塊:以bclk作為控制時鐘,發(fā)送使能信號有效時,輸入端的字節(jié)數(shù)據(jù)進(jìn)行并串裝換,通過串口發(fā)出。

(4)接收控制模塊:判斷幀的起始、結(jié)束、是否接收錯誤;提供地址數(shù)據(jù),接收的字節(jié)數(shù)據(jù)被存儲至RAM1中相應(yīng)存儲單元。

(5)CRC校驗/生成模塊:使用基于字節(jié)的CRC_16校驗碼運算方法。接收端的校驗過程與數(shù)據(jù)接收同步進(jìn)行,接收控制模塊每收到一個字節(jié)數(shù)據(jù),CRC校驗?zāi)K對其作一次CRC碼計算;CRC生成模塊運行機(jī)制類同。同步運算可有效減少一次對幀數(shù)據(jù)的遍歷。

(6)解析主控模塊:作為系統(tǒng)的核心,負(fù)責(zé)解析收到的命令幀,根據(jù)解析信息進(jìn)行數(shù)據(jù)讀寫操作,組成應(yīng)答幀,控制串口發(fā)送模塊發(fā)送應(yīng)答數(shù)據(jù)等多項任務(wù)。收到一個校驗無誤的命令幀后,控制讀取接收緩存區(qū)RAM1中數(shù)據(jù),比照Modbus幀格式解析命令幀含義,通過對外數(shù)據(jù)、地址等接口完成對雙口RAM的讀寫操作;解析及操作完畢后,控制應(yīng)答幀組幀過程,將應(yīng)答數(shù)據(jù)依次寫入RAM2發(fā)送緩存區(qū),全部寫入后,將CRC生成模塊中CRC_16校驗值按低位在前高位在后順序,依次存放到發(fā)送緩存的下兩個地址位置處,此時應(yīng)答幀準(zhǔn)備完畢;控制發(fā)出應(yīng)答幀,依次讀取出發(fā)送緩存區(qū)數(shù)據(jù)(讀脈沖間的時間間隔至少大于串口發(fā)送單個字節(jié)所需時間),每取出一個數(shù)據(jù),提供發(fā)送使能脈沖供串口發(fā)送模塊工作,脈寬等于串口發(fā)送單個字節(jié)所需時間,直至應(yīng)答幀全部發(fā)送完畢。

(7)接收緩存RAM1/發(fā)送緩存RAM2:存儲串口接收模塊收到的字節(jié)數(shù)據(jù)/存儲待發(fā)送的應(yīng)答幀。

4 性能分析

分析監(jiān)控通信對Soc系統(tǒng)性能的影響,設(shè)定一系列參數(shù)如下:時間基數(shù)T(min)、監(jiān)控頻率m(幀/min)、監(jiān)控命令幀平均長度n(byte/幀)、Soc主循環(huán)平均周期k(ms)、通信波特率B(bit/s)、中斷處理指令數(shù)r(條)、查詢語句指令數(shù)s(條)、處理器主頻f(HZ)。針對常用的輪詢監(jiān)控、中斷監(jiān)控,及該文所提出的基于FPGA的DRAM監(jiān)控方法,可按照表1公式計算其監(jiān)控通信過程占用的CPU時間。

對于常用ARM處理器,可例舉部分參數(shù)值f=72M,r=15,s=5。設(shè)定其余參數(shù)值T=1,m=100,n=30,k=0.05,B=115200。在當(dāng)前設(shè)定下,計算得出三種監(jiān)控方法對CPU的時間占用百分比,如表1所示。對比應(yīng)用單一的中斷或輪詢方式,使用該文提出的監(jiān)控方法時,嵌入式系統(tǒng)CPU的利用率得到了明顯的提高。

5 結(jié)語

該文提出一種針對嵌入式片上系統(tǒng)的在線監(jiān)控方法。利用FPGA技術(shù)設(shè)計了輔助監(jiān)控系統(tǒng),由該系統(tǒng)完成監(jiān)控通信過程中的接收通信命令幀、解析命令幀及組成應(yīng)答數(shù)據(jù)幀等任務(wù),加快了對通信數(shù)據(jù)的處理速度。SoC有效減少了處理監(jiān)控所需時間,更集中于其控制功能的執(zhí)行,從而獲得更高的實時性。設(shè)計工作在Altera公司的QuartusII開發(fā)平臺上采用VHDL語言完成,使用CycoloneII系列芯片作功能驗證,通信系統(tǒng)的Modbus接口與上位機(jī)在115200的波特率下收發(fā)正確,雙口RAM內(nèi)數(shù)據(jù)交互穩(wěn)定,達(dá)到了預(yù)計效果。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在工業(yè)物聯(lián)網(wǎng)設(shè)備部署中,Modbus通信故障是導(dǎo)致系統(tǒng)停機(jī)的首要原因之一。據(jù)統(tǒng)計,超過60%的現(xiàn)場問題源于通信配置錯誤或數(shù)據(jù)解析異常。本文從嵌入式系統(tǒng)開發(fā)視角,系統(tǒng)闡述Modbus通信調(diào)試的方法論,結(jié)合實際案例解析如何高...

關(guān)鍵字: 嵌入式系統(tǒng) Modbus通信

在嵌入式系統(tǒng)開發(fā)中,看門狗(Watchdog Timer, WDT)是保障系統(tǒng)可靠性的核心組件,其初始化時機(jī)的選擇直接影響系統(tǒng)抗干擾能力和穩(wěn)定性。本文從硬件架構(gòu)、軟件流程、安全規(guī)范三個維度,系統(tǒng)分析看門狗初始化的最佳實踐...

關(guān)鍵字: 單片機(jī) 看門狗 嵌入式系統(tǒng)

人工智能(AI)和機(jī)器學(xué)習(xí)(ML)是使系統(tǒng)能夠從數(shù)據(jù)中學(xué)習(xí)、進(jìn)行推理并隨著時間的推移提高性能的關(guān)鍵技術(shù)。這些技術(shù)通常用于大型數(shù)據(jù)中心和功能強(qiáng)大的GPU,但在微控制器(MCU)等資源受限的器件上部署這些技術(shù)的需求也在不斷增...

關(guān)鍵字: 嵌入式系統(tǒng) 人工智能 機(jī)器學(xué)習(xí)

Zephyr開源項目由Linux基金會維護(hù),是一個針對資源受限的嵌入式設(shè)備優(yōu)化的小型、可縮放、多體系結(jié)構(gòu)實時操作系統(tǒng)(RTOS)。近年來,Zephyr RTOS在嵌入式開發(fā)中的采用度逐步增加,支持的開發(fā)板和傳感器不斷增加...

關(guān)鍵字: 嵌入式系統(tǒng) 軟件開發(fā) 實時操作系統(tǒng) Zephyr項目

在資源受限的嵌入式系統(tǒng)中,代碼執(zhí)行效率和內(nèi)存占用始終是開發(fā)者需要權(quán)衡的核心問題。內(nèi)聯(lián)函數(shù)(inline functions)和宏(macros)作為兩種常見的代碼展開技術(shù),在性能、可維護(hù)性和安全性方面表現(xiàn)出顯著差異。本文...

關(guān)鍵字: 內(nèi)聯(lián)函數(shù) 嵌入式系統(tǒng)

在嵌入式系統(tǒng)和服務(wù)器開發(fā)中,日志系統(tǒng)是故障排查和運行監(jiān)控的核心組件。本文基于Linux環(huán)境實現(xiàn)一個輕量級C語言日志庫,支持DEBUG/INFO/WARN/ERROR四級日志分級,并實現(xiàn)按大小滾動的文件輪轉(zhuǎn)機(jī)制。該設(shè)計在某...

關(guān)鍵字: C語言 嵌入式系統(tǒng)

在嵌入式系統(tǒng)和底層驅(qū)動開發(fā)中,C語言因其高效性和可控性成為主流選擇,但缺乏原生單元測試支持成為開發(fā)痛點。本文提出一種基于宏定義和測試用例管理的輕量級單元測試框架方案,通過自定義斷言宏和測試注冊機(jī)制,實現(xiàn)無需外部依賴的嵌入...

關(guān)鍵字: C語言 嵌入式系統(tǒng) 驅(qū)動開發(fā)

在嵌入式系統(tǒng)與驅(qū)動開發(fā)中,內(nèi)存映射I/O(Memory-Mapped I/O, MMIO)是一種將硬件寄存器映射到處理器地址空間的技術(shù),允許開發(fā)者通過指針直接讀寫寄存器,實現(xiàn)高效、低延遲的硬件控制。本文通過C語言實戰(zhàn)案例...

關(guān)鍵字: 內(nèi)存映射 I/O操作 嵌入式系統(tǒng)

在嵌入式系統(tǒng)開發(fā)和多線程編程中,程序崩潰、內(nèi)存越界等復(fù)雜問題常令開發(fā)者困擾。GDB作為強(qiáng)大的調(diào)試工具,其條件斷點和內(nèi)存查看功能可精準(zhǔn)定位隱蔽缺陷。本文通過實際案例演示這些高級功能的應(yīng)用,幫助開發(fā)者提升調(diào)試效率。

關(guān)鍵字: GDB 嵌入式系統(tǒng)
關(guān)閉