女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]本文提出了一種基于FPGA和USB接口的驗(yàn)光儀控制系統(tǒng)設(shè)計(jì)方案,該方案中的全自動(dòng)電腦驗(yàn)光的接口設(shè)計(jì)是在原先驗(yàn)光儀的基礎(chǔ)進(jìn)行了改進(jìn),設(shè)計(jì)了基于FPGA的全自動(dòng)電腦控制系統(tǒng),并采用了先進(jìn)的USB技術(shù)連接設(shè)備與電腦,提高了數(shù)據(jù)傳輸速率,增加了定位精度,并且縮短了驗(yàn)光過程的時(shí)間。

1.引言

近些年來,近視已經(jīng)嚴(yán)重影響了人們的健康。為了準(zhǔn)確的了解近視患者眼睛的近視程度,為近視者配出更加合適的眼鏡,驗(yàn)光儀器成為了眼鏡零售行業(yè)必不可少的設(shè)備。目前市場(chǎng)上主流電腦驗(yàn)光儀并不能完全實(shí)現(xiàn)驗(yàn)光過程的自動(dòng)化,問題主要表現(xiàn)在以下三個(gè)方面:

①定位速度慢;②定位精度差;③自動(dòng)化水平低.

為了解決以上問題,本設(shè)計(jì)對(duì)原有的電腦驗(yàn)光儀進(jìn)行了改進(jìn),采用運(yùn)行速率快,穩(wěn)定性高的FPGA控制步進(jìn)電機(jī)驅(qū)動(dòng)芯片,實(shí)現(xiàn)了驗(yàn)光儀的三軸聯(lián)動(dòng);運(yùn)用行程開關(guān)實(shí)現(xiàn)了極點(diǎn)間的自動(dòng)往返。為了保護(hù)電路安全,設(shè)計(jì)了板間的光電隔離電路;并且采用先進(jìn)的USB技術(shù)使電腦和設(shè)備進(jìn)行通信,增加了數(shù)據(jù)的傳輸率,提高了設(shè)備的可控性.

2.系統(tǒng)硬件整體設(shè)計(jì)

控制系統(tǒng)是驗(yàn)光儀的控制核心,它不但要實(shí)現(xiàn)對(duì)多軸步進(jìn)電機(jī)的運(yùn)動(dòng)和光源控制,還要實(shí)現(xiàn)與上位機(jī)信息的交互和其他重要功能。驗(yàn)光儀的主控制板的設(shè)計(jì)由EP3C16Q240C8最小系統(tǒng)擴(kuò)展而成,根據(jù)FPGA功能實(shí)現(xiàn)及相關(guān)外設(shè)擴(kuò)展對(duì)插針接口進(jìn)行適當(dāng)更改,并添加了USB通信接口、步進(jìn)電機(jī)驅(qū)動(dòng)模塊和行程開關(guān)信號(hào)輸入端的光電隔離電路。驗(yàn)光儀控制系統(tǒng)的主控制板硬件電路設(shè)計(jì)框圖如圖1所示。

 

 

主控制板中FPGA使用的是Altera公司生產(chǎn)的Cylone III系列芯片EP3C16Q240C8N,該芯片擁有15,408個(gè)邏輯單元;可以提供516,096字節(jié)的RAM;另外芯片內(nèi)部還自帶有4個(gè)鎖相環(huán),可以保證系統(tǒng)時(shí)鐘信號(hào)在高速運(yùn)行時(shí)的穩(wěn)定性。步進(jìn)電機(jī)驅(qū)動(dòng)芯片選擇使用Allergo公司生產(chǎn)兩相步進(jìn)電機(jī)專用驅(qū)動(dòng)芯片SLA7042M,它能夠?qū)崿F(xiàn)超平滑低速驅(qū)動(dòng)。為了實(shí)現(xiàn)主芯片和外部設(shè)備通信,控制板需要將3.3V和5V的電平相互轉(zhuǎn)換,系統(tǒng)使用TI公司生產(chǎn)的16位3.3V-5V電平轉(zhuǎn)換芯片SN74ALVC164245.USB接口控制芯片采用PDIUSBD12,它集成了SIE FIFO存儲(chǔ)器、收發(fā)器以及電壓調(diào)整期,適用于許多的外部設(shè)備。

3.Verilog硬件功能實(shí)現(xiàn)

Verilog HDL是一種硬件描述語言,主要用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模.FPGA芯片是驗(yàn)光儀主控制板的核心部件,本設(shè)計(jì)方案中使用Verilog HDL在FPGA上實(shí)現(xiàn)下位機(jī)與上位機(jī)的信息交互、多軸聯(lián)動(dòng)步進(jìn)電機(jī)運(yùn)動(dòng)平臺(tái)的控制、對(duì)光源的控制等功能,F(xiàn)PGA內(nèi)部功能模塊如圖2所示。

 

 

1)USB接口控制模塊:FPGA內(nèi)部USB固件程序,實(shí)現(xiàn)FPGA與上位機(jī)USB接口通信。

2)時(shí)鐘模塊:對(duì)外部的16MHz時(shí)鐘進(jìn)行分頻、倍頻處理,產(chǎn)生FPGA工作所需各種頻率的時(shí)鐘信號(hào)。

3)指令分析模塊:分析收到的上位機(jī)指令,根據(jù)規(guī)定的指令協(xié)議,產(chǎn)生執(zhí)行命令并將執(zhí)行指令發(fā)送到各個(gè)執(zhí)行模塊。

4)步進(jìn)電機(jī)控制模塊:執(zhí)行FPGA送達(dá)的三軸步進(jìn)電機(jī)控制指令,對(duì)各軸的電機(jī)進(jìn)行細(xì)分、變速控制,最終通過給步進(jìn)電機(jī)專用驅(qū)動(dòng)芯片發(fā)送不同的命令實(shí)現(xiàn)電機(jī)的三軸聯(lián)動(dòng)。

5)光源控制模塊:控制光學(xué)系統(tǒng)的5個(gè)LED紅外光源和3個(gè)視覺輔助光源3個(gè)視覺輔助光源引導(dǎo)人眼注視方向,5個(gè)LED紅外光源輔助系統(tǒng)的對(duì)焦功能。[!--empirenews.page--]

4.上位機(jī)應(yīng)用程序及驅(qū)動(dòng)程序的實(shí)現(xiàn)

本電腦驗(yàn)光儀控制系統(tǒng)上位機(jī)軟件主要負(fù)責(zé)完成視頻圖像采集和處理的功能,在預(yù)處理的基礎(chǔ)上完成形態(tài)學(xué)的處理、目標(biāo)識(shí)別和光斑參數(shù)計(jì)算輸出等一系列指令,并將指令通過USB接口傳輸給下位機(jī)。由于該設(shè)備不是一個(gè)類設(shè)備,說以要使設(shè)備正常工作,還需要編寫專門的驅(qū)動(dòng)程序和軟件。

4.1 驅(qū)動(dòng)程序的編寫

驅(qū)動(dòng)程序的編寫使用一些驅(qū)動(dòng)開發(fā)的專用工具,例如Driver Studio、WinDriver等。

Driver Studio3.2進(jìn)行開發(fā),開發(fā)步驟這里就不一一列舉,應(yīng)該注意的是要在USB Vendor ID和USB Product ID中輸入和固件中設(shè)備描述一致的信息。由于選用的是Philips的PDIUSBD12芯片,所以設(shè)備的Vendor ID固定為0×0471.

使用Driver Studio的Driver Wizard生成驅(qū)動(dòng)框架后,可以根據(jù)需要使用Visual C++6.0對(duì)Driver Wizard生成的工程文件中的函數(shù)進(jìn)行修改,還有就是對(duì)自定義的IO控制接口函數(shù)進(jìn)行處理和廠商請(qǐng)求的編寫。完成這些后,就可以對(duì)驅(qū)動(dòng)程序進(jìn)行編譯了,成功編譯驅(qū)動(dòng)程序后,將它和Driver Studio自動(dòng)生成的。inf文件放在同一目錄下,在查找驅(qū)動(dòng)的時(shí)候指定這個(gè)目錄就可以了。

4.2 上位機(jī)應(yīng)用程序的編寫

由于設(shè)備使用USB接口進(jìn)行上位機(jī)與設(shè)備進(jìn)行通信,所以上位機(jī)應(yīng)用程序要通過USB驅(qū)動(dòng)實(shí)現(xiàn)對(duì)設(shè)備的訪問,編寫上位機(jī)的應(yīng)用程序必須符合USB驅(qū)動(dòng)定義的接口規(guī)范。一般來說,使用Driver Wizard生成一個(gè)驅(qū)動(dòng)工程后,會(huì)同時(shí)生成一個(gè)ioctl.h的文件,這個(gè)文件就是建立應(yīng)用程序和驅(qū)動(dòng)之間的橋梁,它定義了驅(qū)動(dòng)程序的接口,在編寫應(yīng)用程序的時(shí)候需要將它引用進(jìn)去。

上位機(jī)應(yīng)用程序整體劃分6個(gè)區(qū)域,視頻顯示區(qū)域、(直接控制)操作區(qū)域、MOTOR控制區(qū)域、LED控制區(qū)域、實(shí)時(shí)處理(數(shù)據(jù))顯示區(qū)域、狀態(tài)反饋數(shù)據(jù)顯示區(qū)域。

本系統(tǒng)人機(jī)交互功能在windows平臺(tái)上使用VC++6.0編譯環(huán)境設(shè)計(jì)完成,可以直觀顯示跟蹤對(duì)焦過程,并進(jìn)行簡單控制的可視化人眼跟蹤控制程序,通過人機(jī)界面實(shí)現(xiàn)對(duì)人眼跟蹤系統(tǒng)的完全控制。完成的人機(jī)交互界面(上位機(jī)應(yīng)用程序),具體實(shí)現(xiàn)代碼不再敖述。

5.系統(tǒng)的搭建及測(cè)試

全自動(dòng)電腦驗(yàn)光儀控制系統(tǒng)整體分為上位機(jī)和下位機(jī)兩部分,通過USB總線進(jìn)行連接通信,配合完成整個(gè)系統(tǒng)功能。通過VC6.0++開發(fā)環(huán)境編程實(shí)現(xiàn)windows平臺(tái)的上位機(jī)軟件,可通過其人機(jī)交互界面對(duì)設(shè)備進(jìn)行控制。上位機(jī)軟件實(shí)現(xiàn)了對(duì)電腦驗(yàn)光儀機(jī)頭內(nèi)CCD攝像頭的控制、對(duì)視頻數(shù)據(jù)的實(shí)時(shí)采集處理、下發(fā)各種控制指令、顯示數(shù)據(jù)信息等功能。

在搭建好的工作平臺(tái)上進(jìn)行完整的系統(tǒng)測(cè)試,結(jié)果如圖3所示,在人機(jī)交互界面可以清晰完整的觀察到已完成跟蹤后采集的圖像。

 

 

通過對(duì)測(cè)試結(jié)果分析,本控制系統(tǒng)可以很好的完成跟蹤任務(wù),識(shí)別準(zhǔn)確、跟蹤迅速、對(duì)焦精確,充分驗(yàn)證了本系統(tǒng)的可行性,基本達(dá)到了設(shè)計(jì)預(yù)期。

6.結(jié)束語

本方案利用PC和FPGA配合設(shè)計(jì)出了一套完整的控制系統(tǒng),充分發(fā)揮了PC機(jī)在圖像處理、人機(jī)交互方面的特長以及FPGA硬件資源多、可重構(gòu)性強(qiáng)的特點(diǎn),極大的提高了系統(tǒng)的實(shí)時(shí)處理能力,縮短了跟蹤時(shí)間,提高了跟蹤效率。經(jīng)系統(tǒng)的測(cè)試表明本方案設(shè)計(jì)的電腦驗(yàn)光儀控制系統(tǒng)將會(huì)是整個(gè)驗(yàn)光儀系統(tǒng)中不可缺少的一部分。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測(cè)技術(shù)的最新進(jìn)展如何推動(dòng)科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉