Tri和Tr,為Ⅳ溝道,P
淘道的FET,他們的礦。矗與
Io關(guān)系特性必須相同,否則
輸出、輸入之間就會產(chǎn)生失調(diào)電壓。如果本電路用在op放
大器等的反饋電路中,失調(diào)電壓則可忽略不計口
面接型FET的柵一源電壓直接成為輸出電路基極一射極
『白』的偏壓。輸出電路基極一基極之間大約需要1. sv,因此,必
須選用漏極飽和電流/nES相等的FET。增加TTS的目_的是使
FET的偏差不至造成輸出級的偏漣發(fā)生變化。當(dāng)要求甩更
高的速度工作時,應(yīng)盡量加大電流,使輸出級始終在線性范
圍內(nèi)工作(若用最大輸出電流的1/2置偏, 鞋吐成為A經(jīng)
放大)o