女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

引 言

本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計了一個多路信號采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語言Verilog HDL編程,通過采用CPLD使數(shù)據(jù)采集的實時性得到提高。

1 硬件設(shè)計

針對多路信號的采集,本系統(tǒng)采用4/8通道ADG508A模擬多路復(fù)用器對檢測的信號進(jìn)行選擇,CMOS高速放大器LF156對選中的信號進(jìn)行放大,AD7892SQ實現(xiàn)信號的A/D轉(zhuǎn)換,CPLD完成控制功能。電路如圖1所示。

AD7892SQ是美國AD公司生產(chǎn)的LC2MOS型單電源12位A/D轉(zhuǎn)換器,可并行或串行輸出。

AD7892SQ A/D轉(zhuǎn)換器具有如下特點:單電源工作(+5V或+10V);內(nèi)部含有采樣保持放大器;具有高速的串行和并行接口。

AD7892SQ控制字的功能如下:

a)MODE:輸入控制字,低電平時為串行輸出,高電平時為并行輸出,本系統(tǒng)為并行輸出;

b)STANDBY:輸入控制字,低電平時為睡眠狀態(tài)(功耗5mW),高電平時正常工作,一般應(yīng)用時接高電平;

c)CONVST:啟動轉(zhuǎn)換輸入端,當(dāng)此腳由低變高時,使采樣保持器保持開始轉(zhuǎn)換,應(yīng)加一個大于25ns的負(fù)脈沖來啟動轉(zhuǎn)換;

d)EOC:轉(zhuǎn)換結(jié)束信號,轉(zhuǎn)換結(jié)束時,此腳輸出100ns的低電平脈沖;

e)CS:片選,低電平有效;

f)RD:低電平有效,與CS配合讀,使數(shù)據(jù)輸出。

MODE腳接高電平時,AD7892SQ為并行輸出,時序如圖2所示。

在EOC下降沿時間內(nèi)開始采樣,就是轉(zhuǎn)換一結(jié)束就開始下次采樣,采樣時間fACQ應(yīng)大于等于200ns或400ns,轉(zhuǎn)換結(jié)束后(即E0C的下降沿),當(dāng)CS和RD有效時,經(jīng)過t6=40ns的時間,就可以在DB0-DB11上獲得轉(zhuǎn)換之后的12位數(shù)據(jù),CS和一般的片選信號相同,可以一直有效,外加RD的時間T5也應(yīng)大于35ns。CONVST信號t1應(yīng)大于35ns,在上升沿時采樣保持器處于保持狀態(tài),開始A/D轉(zhuǎn)換,轉(zhuǎn)換所需的時間tCONV為1.47μs或1.6μs,轉(zhuǎn)換結(jié)束后,EOC腳輸出的t2為大于等于60ns的負(fù)脈沖用來進(jìn)行中斷或數(shù)據(jù)鎖存。由此得出下次采樣和本次的輸出可以同時進(jìn)行,因此最小的一次采樣轉(zhuǎn)換輸出的時間為1.47+0.2=1.67μs(600kSPS(千次采樣每秒)),最大1.6+0.4=2μs(即500kSPS),圖2中的t9大于等于200ns,t7近似為5ns,t3、t4、t8可為0,(此時t9=tACQ)。

2 程序設(shè)計

2.1 系統(tǒng)介紹

系統(tǒng)中的CPLD是結(jié)構(gòu)比較復(fù)雜的可編程邏輯器件,硬件描述語言設(shè)計的控制程序?qū)懭隒PLD內(nèi)即可實現(xiàn)其功能。系統(tǒng)采集的數(shù)據(jù)常常放在數(shù)據(jù)緩存器中,數(shù)據(jù)緩存區(qū)要求既要有與A/D轉(zhuǎn)換芯片的接口,又要有與系統(tǒng)DSP的接口,以提高數(shù)據(jù)吞吐率,本系統(tǒng)選用FIF0(先進(jìn)先出),并且FIF0具有不需要地址尋址的優(yōu)點。

2.2 系統(tǒng)的軟件描述

本系統(tǒng)采用Verilog HDL語言進(jìn)行描述。VerilogHDL被近90%的半導(dǎo)體公司使用,成為一種強大的設(shè)計工具。其優(yōu)點是:

a)Verilog HDL是一種通用的硬件描述語言,易學(xué)易用;

b)Verilog HDL允許在同一個電路模型內(nèi)進(jìn)行不同抽象層次的描述,設(shè)計者可以從開關(guān)、門、RTL或者行為等各個層次對電路模型進(jìn)行定義;

c)絕大多數(shù)流行的綜合工具都支持VerilogHDL,這是Verilog HDL成為設(shè)計者的首選語言的重要原因之一;

d)所有的制造廠商都提供用于Verilog HDL綜合之后的邏輯仿真的元件庫,因此使用Verilog HDL進(jìn)行設(shè)計,即可在更廣泛的范圍內(nèi)選擇委托制造的廠商;

e)PLI(編程語言接口)是Verilog HDL語言最重要的特性之一,它使得設(shè)計者可以通過自己編寫C代碼來訪問Verilog HDL內(nèi)部的數(shù)據(jù)結(jié)構(gòu)。

2.3 AD7892SQ描述

描述AD7892SQ模塊,可以把模塊用于采集系統(tǒng)的仿真,以驗證FSM(有限狀態(tài)機)設(shè)計的正確性。該模塊主要有4個輸入信號和1個輸出信號,與芯片的控制信號一致。程序如下:

AD7892SQ仿真波形見圖3。

2.4 FSM描述

FSM為異步工作。當(dāng)convst有效時停留在convst_ad狀態(tài),且rd和cs都為1,convst為0且處于clock的上升沿時FSM會處于4個狀態(tài)中的一個狀態(tài)。圖4為FSM仿真波形。

2.5 FIFO描述

FIFO為同步工作。當(dāng)reset有效且處于clock的上升沿時,dout為O;reset為1且處于clock上升沿時,read和write組合的4種情況分別對應(yīng)各自的工作狀態(tài)。圖5為FIFO仿真波形。

3 結(jié)束語

Verilog HDL硬件描述語言已越來越廣泛地應(yīng)用于EDA(電子設(shè)計自動化)領(lǐng)域,多數(shù)EDA設(shè)計工程師都用它進(jìn)行ASIC(專用集成電路)設(shè)計和CPLD/FPCA開發(fā)。用高級語言進(jìn)行電路設(shè)計,能夠靈活地修改參數(shù),而且極大地提高了電路設(shè)計的通用性和可移植性。最后需要指出的是,采用IP核的方法設(shè)計電路,不但可以單獨使用,而且可以嵌入到ASIC或CPLD/FPGA的電路設(shè)計中,同時縮短了產(chǎn)品的開發(fā)周期,應(yīng)大力推廣。

作者:秦曉芳 朱堅民 郭冰菁 來源:電子工程師

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在人工智能的發(fā)展歷程中,我們往往認(rèn)為更多的訓(xùn)練、更復(fù)雜的數(shù)據(jù)能讓 AI 變得更加智能。然而,近期一些研究卻揭示了令人意外的現(xiàn)象:對小型 AI 語言模型進(jìn)行數(shù)學(xué)訓(xùn)練時,過度訓(xùn)練可能會導(dǎo)致其表現(xiàn)急劇下降,甚至出現(xiàn) “變笨”...

關(guān)鍵字: 人工智能 數(shù)據(jù) 模型

I2C 總線的起始條件和終止條件通常由主機產(chǎn)生。起始條件是在 SCL 高電平時,SDA 從高電平轉(zhuǎn)為低電平;而終止條件則是當(dāng) SCL 高電平時,SDA 從低電平轉(zhuǎn)化為高電平。這兩個條件的準(zhǔn)確識別對于 I2C 通信的正確啟...

關(guān)鍵字: I2C 總線 數(shù)據(jù) 協(xié)議

在AI數(shù)據(jù)產(chǎn)業(yè)中,數(shù)據(jù)精準(zhǔn)度=驗收合格數(shù)量/全部數(shù)量,這意味極高的精準(zhǔn)度不僅要滿足一些客觀標(biāo)準(zhǔn),還需要與AI項目方的需求深度契合,通過基于需求的驗收過程。

關(guān)鍵字: AI 數(shù)據(jù)

基于使用困難報告系統(tǒng)(SDRS)對鉆石DA20飛機的故障數(shù)據(jù)進(jìn)行分析 ?;赟DRS系統(tǒng)收集到的數(shù)據(jù) , 結(jié)合故障分類方法 ,對鉆石DA20飛機的不同故障進(jìn)行研究 ,并提出相應(yīng)的解決措施 ,有利于提高鉆石DA20飛機機隊...

關(guān)鍵字: SDRS DA20飛機 故障 數(shù)據(jù)

在當(dāng)今數(shù)字化時代,數(shù)據(jù)如同流淌在信息高速公路上的血液,驅(qū)動著各個領(lǐng)域的創(chuàng)新與發(fā)展。而在嵌入式視覺領(lǐng)域,高速數(shù)據(jù)傳輸正扮演著越來越關(guān)鍵的角色,它不僅是實現(xiàn)實時、精準(zhǔn)視覺感知的基礎(chǔ),更是開啟未來智能應(yīng)用無限可能的鑰匙。

關(guān)鍵字: 數(shù)據(jù) 視覺 傳輸

?DIS采集系統(tǒng)方案?主要包括傳感器端、采集器端和計算機端三個部分,每個部分都有其特定的功能和設(shè)計要求。

關(guān)鍵字: ?DIS 采集系統(tǒng)

在如今數(shù)字化的時代,SD 卡作為一種常見的存儲設(shè)備,承載著我們大量珍貴的記憶和重要的資料,如精彩的照片、珍貴的視頻以及關(guān)鍵的文檔等。然而,令人頭疼的是,SD 卡數(shù)據(jù)丟失的情況時有發(fā)生,可能是由于誤刪除、格式化、病毒感染、...

關(guān)鍵字: 內(nèi)存卡 數(shù)據(jù)

如今,我們正處于一個被無處不在的數(shù)據(jù)及高耗電應(yīng)用所驅(qū)動的信息計算世界中,使得電源管理成為了不同系統(tǒng)、網(wǎng)絡(luò)和軟件所面臨多方面挑戰(zhàn)中的不可忽視的一環(huán)。

關(guān)鍵字: 數(shù)據(jù) 高耗電 電源管理

近年來,國內(nèi)某知名鋼鐵集團(tuán)致力于推動傳統(tǒng)鋼鐵主業(yè)的高質(zhì)量發(fā)展,通過提高電控自動化水平,進(jìn)一步優(yōu)化產(chǎn)品質(zhì)量和產(chǎn)能效率,不斷提升市場競爭力。

關(guān)鍵字: 魏德米勒 電力 信號 數(shù)據(jù)

北京——2024年4月30日 亞馬遜云科技持續(xù)引領(lǐng)云上數(shù)據(jù)服務(wù)創(chuàng)新,助力企業(yè)構(gòu)建全面的數(shù)據(jù)基座以充分發(fā)揮數(shù)據(jù)潛力,加速生成式AI技術(shù)落地。在生成式AI時代,數(shù)據(jù)是企業(yè)脫穎而出的關(guān)鍵——基礎(chǔ)模型依賴于大規(guī)模高質(zhì)量數(shù)據(jù)集,生...

關(guān)鍵字: 生成式AI 數(shù)據(jù) 模型
關(guān)閉