女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化

1 引言

目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地面圖像采集裝置測(cè)試系統(tǒng)中的一部分,其傳輸方式及信號(hào)精度都是影響系統(tǒng)性能的重要因素。由于圖像信號(hào)的傳輸速率高,數(shù)據(jù)量大,在傳輸過程中,其精度和傳輸距離易受影響。為了提高信號(hào)傳輸距離和精度設(shè)計(jì)了由FPGA內(nèi)部發(fā)出圖像數(shù)據(jù),并通過FPGA進(jìn)行整體時(shí)序控制;輸出接口信號(hào)轉(zhuǎn)換成符合Camera Link標(biāo)準(zhǔn)的低電壓差分信號(hào)(LVDS)進(jìn)行傳輸。該圖像信號(hào)源已成功應(yīng)用于某彈載記錄器的地面測(cè)試臺(tái)系統(tǒng)中。

2 Camera Link接口及圖像數(shù)據(jù)接口信號(hào)

Camera Link標(biāo)準(zhǔn)是由國(guó)家半導(dǎo)體實(shí)驗(yàn)室(National Semiconductor)提出的一種Channel Link技術(shù)標(biāo)準(zhǔn)發(fā)展而來的,該接口具有開放式的接口協(xié)議,使得不同廠家既能保持產(chǎn)品的差異性,又能互相兼容。它在傳統(tǒng)LVDS傳輸數(shù)據(jù)的基礎(chǔ)上又加載了并轉(zhuǎn)串發(fā)送器和串轉(zhuǎn)并接收器,可在并行組合的單向鏈路、串行鏈路和點(diǎn)對(duì)點(diǎn)鏈路上,利用SER/DES(串行化/解串行化)技術(shù)以高達(dá)4.8 Gb/s的速度發(fā)送數(shù)據(jù)。CameraLink標(biāo)準(zhǔn)使用每條鏈路需兩根導(dǎo)線的LVDS傳輸技術(shù)。驅(qū)動(dòng)器接收28個(gè)單端數(shù)據(jù)信號(hào)和1個(gè)時(shí)鐘信號(hào),這些信號(hào)以7:1的比例被串行發(fā)送,也就是5對(duì)LVDS信號(hào)通道上分別傳輸4組LVDS數(shù)據(jù)流和1組LVDS時(shí)鐘信號(hào),即完成28位數(shù)據(jù)的同步傳輸只需5對(duì)線,而且在多通道66 MHz像素時(shí)鐘頻率下傳輸距離可達(dá)6 m。

Camera Link是在Channel Link的基礎(chǔ)上增加了一些相機(jī)控制信號(hào)和串行通信信號(hào),定義出標(biāo)準(zhǔn)的接頭也就是標(biāo)準(zhǔn)化信號(hào)線,讓Camera及影像卡的信號(hào)傳輸更簡(jiǎn)單化,同時(shí)提供基本架構(gòu)(Base Configuration)、中階架構(gòu)(Medium Configuration)及完整架構(gòu)(Full Configuration)三種:基本架構(gòu)屬單一Camera Link元件,為單一接頭;中階架構(gòu)屬雙組Camera Link元件,為雙組接頭;完整架構(gòu)屬三組Camera Link元件,為三組接頭。

傳輸數(shù)據(jù)時(shí)使用的視頻同步信號(hào)固定不變,分別為:幀同步信號(hào)FVAL:當(dāng)FVAL為高電平時(shí),正輸出一幀有效數(shù)據(jù);行同步信號(hào)LVAL:當(dāng)LVAL為高電平時(shí),正輸出一個(gè)有效像元行(在兩個(gè)有效像元行中間,LVAL會(huì)跳過幾個(gè)無效的像素點(diǎn),可在實(shí)際應(yīng)用時(shí)設(shè)定跳過的像素點(diǎn)數(shù));數(shù)據(jù)有效信號(hào)DVAL:當(dāng)FVAL和LVAL為高時(shí),DVAL為高電平,正輸出有效的數(shù)據(jù);SPARE為備用信號(hào)。

設(shè)計(jì)中使用了FVAL和LVAL信號(hào),當(dāng)FVAL和LVAL信號(hào)都為高電平時(shí),圖像信號(hào)源數(shù)據(jù)在像素時(shí)鐘信號(hào)PIXCLK的控制下依次發(fā)送。其接口信號(hào)時(shí)序如圖1所示。

3圖像信號(hào)源的設(shè)計(jì)實(shí)現(xiàn)

3.1設(shè)計(jì)方案

檢測(cè)圖像數(shù)據(jù)記錄裝置性能、圖像信號(hào)源的標(biāo)準(zhǔn)圖像生成有兩種方法。一種是用FPGA直接生成信號(hào),輸出圖像為0~255的灰度值圖像;另一種是通過上位機(jī)軟件下載圖像到信號(hào)源中,F(xiàn)PGA產(chǎn)生視頻同步信號(hào)和進(jìn)行整體邏輯控制。

設(shè)計(jì)中采用了FPGA與Camera Link接口器件DS90CR-285相結(jié)合的方案,其圖像信號(hào)源數(shù)據(jù)、像素時(shí)鐘信號(hào)及視頻同步信號(hào)由FPGA內(nèi)部模塊產(chǎn)生,經(jīng)過DS90CR285器件轉(zhuǎn)換成LVDS信號(hào),接收端使用配套器件DS90CR286進(jìn)行解調(diào)??紤]到FPGA的現(xiàn)場(chǎng)可編程特性,使用靈活方便,能夠降低硬件電路設(shè)計(jì)難度。

所以,該方案選擇FPGA作為主模塊。Camera Link接口器件DS90CR285是專用電平轉(zhuǎn)換器件,能將28位CMOS/TTL電平數(shù)據(jù)和一位像素時(shí)鐘信號(hào)分別轉(zhuǎn)換成4組LVDS數(shù)據(jù)流及一對(duì)LVDS時(shí)鐘信號(hào)進(jìn)行傳輸,由于采用差分傳輸方式,提高了傳輸距離及信號(hào)精度。

3.2硬件結(jié)構(gòu)

圖2給出圖像信號(hào)源的硬件結(jié)構(gòu)框圖,主要由圖像信號(hào)源和外圍電路組成。前者是設(shè)計(jì)的核心,它選用Xilinx公司的Spartan-Ⅱ系列FPGAXC2S50,用以設(shè)計(jì)系統(tǒng)時(shí)序、圖像數(shù)據(jù)及產(chǎn)生相應(yīng)的信號(hào);后者主要包括晶體振蕩器、電平轉(zhuǎn)換器件DS90CR285及輸入輸出接口。

系統(tǒng)上電后,晶體振蕩器輸出時(shí)鐘信號(hào),F(xiàn)PGA內(nèi)部主控模塊將自動(dòng)產(chǎn)生與Camera Link協(xié)議相匹配的信號(hào)傳輸時(shí)序。FPGA內(nèi)部產(chǎn)生的像素時(shí)鐘信號(hào)、幀同步信號(hào)、行同步信號(hào)和圖像數(shù)據(jù)一起進(jìn)入DS90CR285,并通過該電平轉(zhuǎn)換器件轉(zhuǎn)換成LVDS信號(hào),每對(duì)LVDS信號(hào)之間采用雙絞線傳輸,以消除耦合干擾。圖2中曲線部分即為Camera Link接口。

3.3 FPGA程序設(shè)計(jì)

設(shè)計(jì)中采用VHDL硬件描述語(yǔ)言進(jìn)行時(shí)序設(shè)計(jì)。系統(tǒng)時(shí)鐘為125 MHz,信號(hào)源像素時(shí)鐘信號(hào)PIXCLK為系統(tǒng)時(shí)鐘6分頻,即21 MHz。本圖像信號(hào)源數(shù)據(jù)格式為640×480,幀頻為53 Hz,即每秒傳輸53幀圖像。行同步信號(hào)LVAL和幀同步信號(hào)FVAL均由像索時(shí)鐘信號(hào)進(jìn)行計(jì)數(shù)產(chǎn)生,其時(shí)序如圖3所示。

其中P1為71個(gè)PIXCLK時(shí)鐘周期:A為640個(gè)PIXCLK;即一行包含640個(gè)像素點(diǎn);Q為94個(gè)PIXCLK;P2為23個(gè)PIXCLK,幀同步信號(hào)FVAL為低電平的時(shí)間是38 074個(gè)PIXCLK。一幀圖像包含480行有效數(shù)據(jù),可計(jì)算出傳輸一幀圖像信號(hào)的時(shí)間為480×(A+Q)+38 074=390 394個(gè)PIXCLK時(shí)鐘周期,幀頻為21 MHz÷390 394=53 Hz,滿足設(shè)計(jì)要求。

產(chǎn)生行同步信號(hào)、幀同步信號(hào)和圖像數(shù)據(jù)部分程序代碼如下:

上述代碼中,lval為行同步信號(hào);fval為幀同步信號(hào);U12_data為圖像數(shù)據(jù)。

3.4實(shí)驗(yàn)結(jié)果

將程序下載到FPGA進(jìn)行實(shí)現(xiàn)。圖4給出該圖像信號(hào)源產(chǎn)生的視頻同步信號(hào),即幀同步電壓信號(hào)Ufval和同步電壓信號(hào)Ulval。由圖4中可見,符合設(shè)計(jì)時(shí)序的要求。


4結(jié)語(yǔ)

根據(jù)提供的方案,使用FPGA設(shè)計(jì)的圖像信號(hào)源結(jié)構(gòu)簡(jiǎn)單,實(shí)現(xiàn)方便,而且具有很強(qiáng)的可擴(kuò)展性?;贑amera Link接口協(xié)議的圖像信號(hào)采用LVDS方式傳輸,增加了傳輸距離,提高了傳輸過程中的信號(hào)精度。在地面測(cè)試臺(tái)系統(tǒng)的應(yīng)用中,該圖像信號(hào)源運(yùn)行穩(wěn)定、可靠,各項(xiàng)指標(biāo)均能滿足各項(xiàng)設(shè)計(jì)要求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

羅德與施瓦茨(以下簡(jiǎn)稱“R&S”)針對(duì)未來應(yīng)用需求升級(jí)R&S FSWP相位噪聲分析儀。全新R&S FSWP-B56G選件將頻率范圍擴(kuò)展至56 GHz,通過支持外接高端信號(hào)源作為本振,該設(shè)備兼具易用型信號(hào)源分析儀與高端相位...

關(guān)鍵字: 信號(hào)源 相位噪聲分析儀

傳感器是能感受規(guī)定的被測(cè)量并按照一定的規(guī)律轉(zhuǎn)換成可用輸出信號(hào)的器件或裝置。傳感器有許多種,在先進(jìn)測(cè)量技術(shù)這門課中提到了許多傳感器,在現(xiàn)代工業(yè)生產(chǎn)尤其是自動(dòng)化生產(chǎn)過程中,要用各種傳感器來監(jiān)視和控制生產(chǎn)過程中的各個(gè)參數(shù),使設(shè)...

關(guān)鍵字: 傳感器 信號(hào)

高功率脈沖發(fā)射機(jī)作為一種能夠產(chǎn)生高能量、短脈沖信號(hào)的設(shè)備,在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用。在雷達(dá)系統(tǒng)中,它為目標(biāo)探測(cè)提供強(qiáng)大的發(fā)射功率,使得雷達(dá)能夠在遠(yuǎn)距離精確識(shí)別和跟蹤目標(biāo);在通信領(lǐng)域,可用于實(shí)現(xiàn)高速率、大容量的數(shù)據(jù)傳輸;在...

關(guān)鍵字: 高功率 脈沖發(fā)射機(jī) 信號(hào)

在當(dāng)今數(shù)字化、智能化的時(shí)代,電子設(shè)備無處不在,從智能手機(jī)、智能家居到工業(yè)控制系統(tǒng),它們?cè)谔嵘钇焚|(zhì)與生產(chǎn)效率的同時(shí),也面臨著高頻干擾與兼容性問題的挑戰(zhàn)。高頻干擾會(huì)導(dǎo)致設(shè)備信號(hào)傳輸不穩(wěn)定、數(shù)據(jù)丟失,甚至系統(tǒng)崩潰;兼容性問...

關(guān)鍵字: 高頻干擾 兼容性 信號(hào)

在當(dāng)今電子技術(shù)飛速發(fā)展的時(shí)代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進(jìn),印刷電路板(PCB)的設(shè)計(jì)變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對(duì)信號(hào)完整性的影響已成為電路設(shè)計(jì)中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計(jì) 信號(hào)

在當(dāng)今高速發(fā)展的電子系統(tǒng)領(lǐng)域,信號(hào)完整性已然成為確保系統(tǒng)性能與可靠性的關(guān)鍵要素。從驅(qū)動(dòng)到連接器的信號(hào)傳輸路徑宛如一條信息高速公路,而接收端則如同這條公路的終點(diǎn)收費(fèi)站,其設(shè)置的合理性直接關(guān)乎信號(hào)能否準(zhǔn)確無誤地抵達(dá)目的地。若...

關(guān)鍵字: 信號(hào) 連接器 驅(qū)動(dòng)

在電子設(shè)備的復(fù)雜電路體系里,電容器扮演著電荷存儲(chǔ)與釋放的關(guān)鍵角色。鉭電容,作為電容器家族中的重要一員,憑借其體積小、容量大、穩(wěn)定性高以及壽命長(zhǎng)等突出特性,在眾多電子設(shè)備中得到廣泛應(yīng)用。而當(dāng)涉及到鉭電容的精度時(shí),不同精度的...

關(guān)鍵字: 電容器 鉭電容 精度

在電子系統(tǒng)設(shè)計(jì)與信號(hào)傳輸過程中,工程師們常常會(huì)遇到信號(hào)波形不理想的情況。其中,信號(hào)波形下降沿出現(xiàn)上沖現(xiàn)象是較為常見的問題之一。這種異常不僅會(huì)干擾信號(hào)的正常傳輸,影響系統(tǒng)的性能和穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)出現(xiàn)誤判等嚴(yán)重后果。...

關(guān)鍵字: 信號(hào) 干擾 電子系統(tǒng)

在印刷電路板(PCB)設(shè)計(jì)中,過孔作為連接不同層線路的重要元件,其對(duì)信號(hào)完整性的影響不容忽視。隨著電子技術(shù)的飛速發(fā)展,電路的工作頻率不斷提高,信號(hào)上升沿時(shí)間越來越短,這使得過孔對(duì)信號(hào)的影響愈發(fā)顯著。在許多情況下,我們必須...

關(guān)鍵字: 印刷電路板 過孔 信號(hào)

在電子電路設(shè)計(jì)中,24 位 RGB TTL 信號(hào)的布線是一個(gè)關(guān)鍵環(huán)節(jié),其布線質(zhì)量直接影響到系統(tǒng)的性能和穩(wěn)定性。特別是在涉及顯示設(shè)備等對(duì)信號(hào)完整性要求較高的應(yīng)用場(chǎng)景中,遵循正確的布線要求至關(guān)重要。下面將從多個(gè)方面詳細(xì)闡述...

關(guān)鍵字: 信號(hào) 布線 顯示設(shè)備
關(guān)閉