女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導讀]邏輯設(shè)計中經(jīng)常會遇到并行和串行邏輯的概念,并行邏輯通常需要大量的邏輯塊輸入,如圖1所示。采用并行邏輯后,可以減少邏輯的級數(shù),從而改善設(shè)計的性能,提高器件工作速度。并行邏輯的速度提高是以器件的資源利用率下

邏輯設(shè)計中經(jīng)常會遇到并行和串行邏輯的概念,并行邏輯通常需要大量的邏輯塊輸入,如圖1所示。采用并行邏輯后,可以減少邏輯的級數(shù),從而改善設(shè)計的性能,提高器件工作速度。并行邏輯的速度提高是以器件的資源利用率下降為代價的。

并行邏輯結(jié)構(gòu)

圖1 并行邏輯結(jié)構(gòu)

串行邏輯需要多級組合邏輯,如圖2所示。顯然串行邏輯執(zhí)行速度要比并行邏輯慢,因為它使用了較多的邏輯級數(shù),但好處是器件內(nèi)部的資源利用率高。

串行邏輯結(jié)構(gòu)

圖2 串行邏輯結(jié)構(gòu)

并行邏輯和串行邏輯的典型HDL結(jié)構(gòu)為“case”和“if……else”語句。如果需要提高器件的速度,在設(shè)計中就不要采用“i……else”語句。在綜合工具中,對于這兩種邏輯結(jié)構(gòu)的優(yōu)化處理可以通過選擇基于“面積”或“速度”原則的參數(shù)設(shè)置來實現(xiàn)。



來源:ks990次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

可編程邏輯器件 英文全稱為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能按照用戶對器件編程來確定。

關(guān)鍵字: 可編程 邏輯 器件
關(guān)閉