女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀] 測試平臺:MACHXO640 可編程語言:Verilog 隨機(jī)測試:是 波特率:9600 誤碼率:<1%oooooo 目標(biāo):在xo640上實(shí)現(xiàn)一個簡單的Uart,能夠解析串口數(shù)據(jù),并在寄存器中存儲,用FIFO實(shí)現(xiàn)數(shù)據(jù)的傳遞。那么后期可以通過開發(fā)板

測試平臺:MACHXO640

可編程語言:Verilog

隨機(jī)測試:是

波特率:9600

誤碼率:<1%oooooo

目標(biāo):在xo640上實(shí)現(xiàn)一個簡單的Uart,能夠解析串口數(shù)據(jù),并在寄存器中存儲,用FIFO實(shí)現(xiàn)數(shù)據(jù)的傳遞。那么后期可以通過開發(fā)板上的串口經(jīng)CPLD訪問各種數(shù)據(jù)。比如PC=CPLD=EEPROM等等,極大方便后期的開發(fā)和調(diào)試。

下面介紹一下重點(diǎn):

1、Speed波特率及采樣設(shè)置

這里的原理是:根據(jù)實(shí)際的波特率和板卡所使用的晶振頻率,在容許的誤差范圍內(nèi)(串口有一定的容錯率)進(jìn)行分頻。這里強(qiáng)調(diào)一點(diǎn),做法可以分為以下兩類:分頻與不分頻。分頻,就是采用baudrate_clock的整數(shù)倍頻率采樣;不分頻就是直接global_clock/baudrate_clock,取整,以中間采樣點(diǎn)作為串口電平判決點(diǎn)(可以3點(diǎn)采樣)。前者的誤差范圍可能更小,但是軟件分頻受外界影響大。這里直接采用主時鐘來采樣,探究UART的FPGA/CPLD實(shí)現(xiàn)。

通過示波器得出以下結(jié)論:

1、串口發(fā)送起始位為“0”;

2、串口發(fā)送接收位為“1”;

3、數(shù)據(jù)從高→低位發(fā)送;

2、Tx發(fā)送設(shè)計

下面是接收濾波,同時可以判斷起始位下降沿:

assign neg_rs232_rx = rs232_rx2 & ~rs232_rx1;

FIFO數(shù)據(jù)寄存是接收的主要功能:接收到的直接存高位,移位向低位移動。

begin

if(clk_bps) begin

rx_data_shift <= 1'b1;

num <= num+1'b1;

if(num<=4'd8) rx_temp_data[7] <= rs232_rx;

end

else if(rx_data_shift) begin

rx_data_shift <= 1'b0;

if(num<=4'd8) rx_temp_data <= rx_temp_data 》 1'b1;

else if(num==4'd10) begin

num <= 4'd0;

rx_data_r <= rx_temp_data;

end

end

end

3、Rx接收設(shè)計

發(fā)送主要考慮到的是接收數(shù)據(jù)的提取和發(fā)送,特別注意的是起始位和結(jié)束位的正確賦值。以下是核心代碼:

if(clk_bps) begin

num <= num+1'b1;

case (num)

4'd0: rs232_tx_r <= 1'b0;

4'd1: rs232_tx_r <= tx_data[0];

4'd2: rs232_tx_r <= tx_data[1];

4'd3: rs232_tx_r <= tx_data[2];

4'd4: rs232_tx_r <= tx_data[3];

4'd5: rs232_tx_r <= tx_data[4];

4'd6: rs232_tx_r <= tx_data[5];

4'd7: rs232_tx_r <= tx_data[6];

4'd8: rs232_tx_r <= tx_data[7];

4'd9: rs232_tx_r <= 1'b1;

default: rs232_tx_r <= 1'b1;

endcase

注:重要的幾個問題需要說明一下

1、可以結(jié)合自己的時鐘頻率修改clk,而bps_para=clk/baud。

2、另外通過示波器可以發(fā)現(xiàn),結(jié)束電平為1bit,那么num=12必須都改為10,這樣可以解決不能發(fā)送字符串的問題!

3、發(fā)送結(jié)束位必須是1,就是高電平,1bit。



來源:LILI1次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

UART(通用異步收發(fā)器)串口通信是FPGA設(shè)計中常見的通信方式之一。本文將介紹FPGA入門基礎(chǔ)中的UART串口通信設(shè)計,并附上相應(yīng)的代碼示例。

關(guān)鍵字: UART 串口通信 verilog

在rtl仿真中,有四種狀態(tài),分別是0、1、x(unknown values)和z(high-impedance values)。

關(guān)鍵字: verilog case casez casex

function的作用返回一個數(shù)值,此數(shù)值由一串組合邏輯代碼計算得到。 那為什么要用function呢?主要有兩大原因:

關(guān)鍵字: verilog function

伴隨物聯(lián)網(wǎng)、車聯(lián)網(wǎng)、人工智能等新興應(yīng)用領(lǐng)域的拓展和深化,智能家居、智慧樓宇、智慧城市和智能工業(yè)等行業(yè)快速發(fā)展,帶動物聯(lián)網(wǎng)無線模組需求釋放,進(jìn)而帶動串口WiFi模塊,BLE藍(lán)牙模塊以及ZigBee模塊的需求增長

關(guān)鍵字: uart 串口通信 物聯(lián)網(wǎng)

UART(Universal Asynchronous Receiver/Transmitter,通用異步收發(fā)器)是一種常用的串行通信協(xié)議,廣泛應(yīng)用于單片機(jī)或各種嵌入式設(shè)備之間的通信。

關(guān)鍵字: uart 串口通信 嵌入式

下面是一個小的真實(shí)verilog代碼,具有異步set/reset邏輯(低電平有效)的觸發(fā)器模型。這個verilog模型可以正確地綜合,但在一個cornercase情況下仿真結(jié)果不正確。這個cornercase是什么?al...

關(guān)鍵字: corner verilog se

設(shè)計分2種,一種叫前向設(shè)計,另一種叫后向設(shè)計。?后向設(shè)計就是我們只知道需求,知道要實(shí)現(xiàn)什么功能,但是暫時腦子里還沒有具體的結(jié)構(gòu)。多數(shù)時候都是后向設(shè)計。此時,先開始把module的input和output寫好。然后從out...

關(guān)鍵字: verilog 電路圖

將Systemverilog中的數(shù)組和隊(duì)列拿出來單獨(dú)講,是因?yàn)橄鄬τ谄渌臄?shù)據(jù)類型,數(shù)組和隊(duì)列與C語言和Verilog語言的數(shù)組有著不同的特性。這些特性不僅體現(xiàn)在完全迥異于C語言的定義方式,也體現(xiàn)在其成員函數(shù)上。Syst...

關(guān)鍵字: System verilog

當(dāng)前最流行的硬件設(shè)計語言有兩種,即 VHDL 與 Verilog HDL,兩者各有優(yōu)劣,也各有相當(dāng)多的擁護(hù)者。VHDL 語言由美國軍方所推出,最早通過國際電機(jī)工程師學(xué)會(IEEE)的標(biāo)準(zhǔn),在北美及歐洲應(yīng)用非常普遍。而 V...

關(guān)鍵字: vhdl verilog

1.?前言如果你只是想檢查Verilog文件的語法是否有錯誤,然后進(jìn)行一些基本的時序仿真,那么IcarusVerilog就是一個不錯的選擇。相比于各大FPGA廠商的IDE幾個G的大小,IcarusVerilog顯得極其小...

關(guān)鍵字: verilog 開源
關(guān)閉