Actel公司推出全新Icicle? 工具套件,進一步彰顯業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢。新工具套件充分利用Actel的5微瓦 (μW) IGLOO? FPGA,展現(xiàn)了IGLOO在便攜式應用中的超低功耗特性、靈活的實現(xiàn)方案選項和節(jié)省電池能量的優(yōu)勢。其中,1.4” x 3.6”的 Icicle評測板由可充電的鋰離子電池供電,在纖小型手機設計中,其功耗低至其它競爭FPGA解決方案的七分之一。
Actel高級副總裁Fares Mubarak表示:“在今天的便攜式電子產(chǎn)品市場,低功耗和更長的電池壽命至關重要,這突顯了我們的5μW IGLOO FPGA產(chǎn)品非常適合于這個市場需求。Actel全新炫酷的Icicle 工具套件讓設計人員能深入分析各種模式下的功耗,進一步認識到這些突破性的FPGA解決方案所提供的前所未有的低功耗和大幅節(jié)省電池能量的特點?!?/P>
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA模式
FPGA有多種配置模式:并行主模式為一片F(xiàn)PGA加一片EPROM的方式;主從模式可以支持一片PROM編程多片F(xiàn)PGA;串行模式可以采用串行PROM編程FPGA;外設模式可以將FPGA作為微處理器的外設,由微處理器對其編程。
如何實現(xiàn)快速的時序收斂、降低功耗和成本、優(yōu)化時鐘管理并降低FPGA與PCB并行設計的復雜性等問題,一直是采用FPGA的系統(tǒng)設計工程師需要考慮的關鍵問題。如今,隨著FPGA向更高密度、更大容量、更低功耗和集成更多IP的方向發(fā)展,系統(tǒng)設計工程師在從這些優(yōu)異性能獲益的同時,不得不面對由于FPGA前所未有的性能和能力水平而帶來的新的設計挑戰(zhàn)。
例如,領先FPGA廠商Xilinx最近推出的Virtex-5系列采用65nm工藝,可提供高達33萬個邏輯單元、1,200個I/O和大量硬IP塊。超大容量和密度使復雜的布線變得更加不可預測,由此帶來更嚴重的時序收斂問題。此外,針對不同應用而集成的更多數(shù)量的邏輯功能、DSP、嵌入式處理和接口模塊,也讓時鐘管理和電壓分配問題變得更加困難。
幸運地是,F(xiàn)PGA廠商、EDA工具供應商正在通力合作解決65nm FPGA獨特的設計挑戰(zhàn)。不久以前,Synplicity與Xilinx宣布成立超大容量時序收斂聯(lián)合工作小組,旨在最大程度地幫助系統(tǒng)設計工程師以更快、更高效的方式應用65nm FPGA器件。設計軟件供應商Magma推出的綜合工具Blast FPGA能幫助建立優(yōu)化的布局,加快時序的收斂。
Icicle評測板是符合RoHs標準的環(huán)保型解決方案,集成了非易失性125,000門AGL125 IGLOO FPGA,并帶有內置的可充電鋰離子電池、USB 至UART接口以及功率管理電路。
除了Icicle評測板之外,該工具套件還包含用于擴展編程功能的精巧的編程接口。另外還提供免費及無限制使用許可的Gold (黃金) 版本Actel Libero集成設計環(huán)境 (IDE)。該套件的其它內容還包括用戶指南和教程、印制電路板 (PCB) 原理圖、布局圖及樣品設計。
來源:陰雨1次