女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過(guò)寄存器就可以方便地對(duì)

摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過(guò)寄存器就可以方便地對(duì)其進(jìn)行操作,而不需要考慮其接口電路復(fù)雜的時(shí)鐘時(shí)序問(wèn)題,從而有效地降低了利用此芯片的難度。整個(gè)設(shè)計(jì)以VHDL和Verilog HDL語(yǔ)言在Max+Plus Ⅱ里實(shí)現(xiàn),并進(jìn)行了驗(yàn)證,結(jié)果表明能滿足使用者的要求且操作簡(jiǎn)單。對(duì)其他編解碼芯片接口設(shè)計(jì)也有一定的參考作用。
關(guān)鍵詞:WM8731;FPGA;接口設(shè)計(jì);音頻編解碼芯片

1 概 述
    WM873l是一款功能強(qiáng)大的低功耗立體聲24位音頻編解碼芯片,其高性能耳機(jī)驅(qū)動(dòng)器、低功耗設(shè)計(jì)、可控采樣頻率、可選擇的濾波器使得WM8731芯片廣泛使用于便攜式MP3,CD,PDA的場(chǎng)合。其結(jié)構(gòu)框圖如圖1所示。

    WM8731包含2個(gè)線路輸入和1路麥克風(fēng)輸入并可以進(jìn)行音量調(diào)節(jié);內(nèi)置片上ADC(模擬數(shù)字轉(zhuǎn)換器)及可選擇的高通數(shù)字濾波器;采用高品質(zhì)過(guò)采樣率結(jié)構(gòu)的DAC(數(shù)字模擬轉(zhuǎn)換器);線路輸出和耳機(jī)輸出;內(nèi)置晶體振蕩器以及可配置的數(shù)字音頻接口和2或3線可選的微處理器控制接口等??刂破骺赏ㄟ^(guò)控制接口(Control Interface)對(duì)WM8731進(jìn)行配置,然后通過(guò)數(shù)字音頻接口(Digtal Audio Interface)讀寫數(shù)據(jù)音頻信號(hào)。本文設(shè)計(jì)了一種基于FPGA的驅(qū)動(dòng)模塊,將WM8731的控制接口與數(shù)字音頻接口轉(zhuǎn)換為控制器通用的總線接口,使控制器可以像讀寫外部寄存器一樣對(duì)WM8731芯片進(jìn)行控制使用。


2 WM8731芯片接口時(shí)序介紹
2.1 控制接口時(shí)序
    WM8731的控制接口有4根引腳,分別為:MODE(控制接口選擇線)、CSB(片選或地址選擇線)、SDIN(數(shù)據(jù)輸入線)和SCLK(時(shí)鐘輸入線)。它具有2線和3線兩種模式。2線為MPU接口,3線為兼容SPI接口。對(duì)控制接口的配置選擇可通過(guò)設(shè)置MODE腳的狀態(tài)完成。選擇MODE為0時(shí)為2線模式,1時(shí)為3線模式。本文采用2線模式對(duì)WM8731進(jìn)行控制。其時(shí)序圖如圖2所示。

2.2 數(shù)字音頻接口時(shí)序
    WM8731的數(shù)字音頻接口有5根引腳,分別為:BCLK(數(shù)字音頻位時(shí)鐘)、DACDAT(DAC數(shù)字音頻數(shù)據(jù)輸入)、DACIRC(DAC采樣左/右聲道信號(hào))、ADC-DAT(ADC數(shù)字音頻信號(hào)輸出)、ADCLRC(ADC采樣左/右聲道信號(hào))。
    數(shù)字音頻接口可以工作在主模式和從模式下。地址為0000111的寄存器的第6位設(shè)置數(shù)據(jù)的主/從模式:“1”為主模式,“0”為從模式。ADCDAT、/DACDAI和ADCLRC/DACLRC與位時(shí)鐘BCIK同步,在每個(gè)BCLK的下降沿進(jìn)行一次傳輸。BCLK和ADCLRC/DACLRC在主模式時(shí)為輸出信號(hào),從模式下為輸入信號(hào)。DAC-DAT始終為輸入信號(hào),ADCDAT始終為輸出信號(hào)。
    數(shù)字輸出支持4種音頻數(shù)據(jù)模式:右對(duì)齊、左對(duì)齊、I2S和DSP模式。通過(guò)對(duì)寄存器的不同配置,可以設(shè)置傳輸?shù)臄?shù)據(jù)格式。寄存器配置值如下:
    寄存器地址0000111的1~0位設(shè)置音頻格式:“11”時(shí)為DSF’格式,“10”為I2S格式,“01”為左對(duì)齊格式,“00'’為右對(duì)齊格式。
    3~2位設(shè)置字長(zhǎng):“11”時(shí)為32位,“10”為24位,“01”為20位,“00'’為16位。
    這四種音頻格式都是高位(MSB)在前,16~32位。但32位數(shù)據(jù)不支持右對(duì)齊模式。
    本文采用主模式的左對(duì)齊數(shù)據(jù)格式,左對(duì)齊數(shù)據(jù)格式傳輸如圖3:左對(duì)齊格式時(shí),MSB在BCLK的第一個(gè)上升沿有效,緊接著是一個(gè)ADCLRC或DACLRC傳輸。

3 WM8731芯片驅(qū)動(dòng)的FPGA設(shè)計(jì)
3.1 驅(qū)動(dòng)器的總體設(shè)計(jì)方案
    本文設(shè)計(jì)驅(qū)動(dòng)器在使用時(shí)的框圖如圖4所示。雙口RAM和驅(qū)動(dòng)器一同連接在控制器的數(shù)據(jù)總線和地址總線上,控制器只需提供少量的控制線即可完成對(duì)音頻編解碼芯片wM8731的控制及數(shù)據(jù)交換功能。

    驅(qū)動(dòng)器內(nèi)部結(jié)構(gòu)框圖如圖5所示??刂撇糠痔峁?qū)動(dòng)器與控制器之間的接口(包含有數(shù)據(jù)總線信號(hào)、地址總線信號(hào)和控制信號(hào)),同時(shí)產(chǎn)生控制字轉(zhuǎn)換單元和數(shù)字音頻接口單元的控制信號(hào);內(nèi)部寄存器緩存控制字和狀態(tài)字;控制字轉(zhuǎn)化單元負(fù)責(zé)將控制字串行發(fā)送給WM8731,同時(shí)效驗(yàn)傳送信號(hào);數(shù)據(jù)音頻接口單元完成WM8731與外部雙口RAM的串并轉(zhuǎn)換,實(shí)現(xiàn)對(duì)數(shù)字音頻信號(hào)的發(fā)送和接收功能。

    驅(qū)

    表l 狀態(tài)寄存器控制字的對(duì)應(yīng)定義

3.2.2 控制字轉(zhuǎn)換單元
    當(dāng)START控制位置‘1’時(shí),將控制字寄存器中的數(shù)據(jù)串行發(fā)送給WM8731,當(dāng)傳輸出現(xiàn)錯(cuò)誤時(shí),將狀態(tài)寄存器中的ACK位置1。如圖6所示。

3.2.3 數(shù)字音頻接口單元
    當(dāng)讀入數(shù)字音頻標(biāo)志位C1為‘1’,接收WM873l芯片傳來(lái)的數(shù)字音頻數(shù)據(jù)并將其存入外部雙口RAM中,當(dāng)輸出數(shù)字音頻數(shù)據(jù)標(biāo)志位C2為‘1’時(shí),將雙口RAM中的音頻數(shù)據(jù)發(fā)送給wM8731。如圖7所示。

3.3 系統(tǒng)仿真
    下面給出控制器通過(guò)該驅(qū)動(dòng)模塊對(duì)WM8731寫控制字的時(shí)序仿真如圖8所示。圖中各引腳定義如表2所示。

4 結(jié) 語(yǔ)
    利用FPGA對(duì)音頻編解碼芯片WM8731進(jìn)行接口電路的設(shè)計(jì),實(shí)現(xiàn)了控制接口與數(shù)字音頻接口的統(tǒng)一控制,簡(jiǎn)化了對(duì)音頻編解碼芯片WM8731的使用步驟,具有擴(kuò)展性好、使用簡(jiǎn)單方便、易于升級(jí)等優(yōu)點(diǎn),對(duì)其他芯片的接口設(shè)計(jì)也有一定的參考意義。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來(lái)越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來(lái)什么神奇效果呢?原來(lái),F(xiàn)PGA擁有大量的可編程邏輯資源,相對(duì)于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無(wú)法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬(wàn)象,我們今天來(lái)看看在音樂(lè)科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號(hào)噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來(lái)有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識(shí)別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國(guó)外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對(duì)溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過(guò)程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過(guò)FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦?。?!本例將介紹如何使用FPGA驅(qū)動(dòng)OLED屏幕,并在接下來(lái)的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對(duì)IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動(dòng)了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個(gè)有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

電子設(shè)計(jì)自動(dòng)化

21167 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉