女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 模擬 > 模擬
[導讀]對In0.53Ga0.47As/InP雪崩光電二極管(APD)探測器進行了特性分析。以大陣列研究為基礎,結合器件特性設計了一個2×8低噪聲讀出電路(ROIC),電路主要由電容反饋互阻放大器(CTIA)和相關雙采樣(CDS)電路單元構成,并對讀出電路的時序、積分電容等進行了設計。電路采用0.6 μm CMOS工藝流片,芯片面積為2 mm×2 mm,電荷存儲能力為5×107個,功耗小,噪聲低,設計達到預期要求。

0 引言
   
在紅外通信的1 310~1 550 nm波段,高靈敏度探測材料主要有Ge—APD和InGaAs/InP APD,兩者相比較,InGaAs/InP APD具有更高的量子效率和更低的暗電流噪聲。In0.53Ga0.47As/InP APD采用在n+-InP襯底上依次匹配外延InP緩沖層、InGaAs吸收層、InGaAsP能隙漸變層、InP電荷層與InP頂層的結構。
    APD探測器的最大缺點是暗電流相對于信號增益較大,所以設計APD讀出電路的關鍵是放大輸出弱電流信號,限制噪聲信號,提高信噪比。選擇CTIA作為讀出單元,CTIA是采用運算放大器作為積分器的運放積分模式,比較其他的讀出電路,優(yōu)點是噪聲低、線性好、動態(tài)范圍大。

1 工作時序和讀出電路結構
    作為大陣列面陣的基礎,首先研制了一個2×8讀出電路,圖1給出了該電路的工作時序,其中Rl、R2為行選通信號;Vr為復位信號;SHl、SH2是雙采樣信號;C1、C2、…、C8為列讀出信號。電路采用行共用的工作方式,R1選通(高電平)時,第一行進行積分,SH1為高電平時,電路進行積分前采樣,SH2為高電平時,進行積分結束前的采樣,C1、C2、…、C8依次為高電平,將行上的每個像元上信號輸出;然后R2為高電平,重復上面的步驟,進行第二行的積分和讀出。

    圖2是2×8讀出電路的結構框圖,芯片主要由行列移位寄存器、CTIA和CDS單元組成,圖中用虛線框表示:移位寄存器單元完成行列的選通,CTIA功能塊將探測器電流信號按行進行積分,CDS功能塊能抑制電路的噪聲,如KTC(復位噪聲)、FPN(固定圖形噪聲)等;FPGA主要產(chǎn)生復位信號(Vr)和采樣信號(SH1、SH2),觸發(fā)電路的復位和采樣動作,C8為該組信號的觸發(fā)信號,解決和芯片內行列選通信號同步問題。

    為了便于和讀出電路的連接仿真,首先根據(jù)器件特性建立了器件的電路模型,如圖3(a)中的虛線框所示,其中Idet、Rdet、Cdet分別表示器件的光電流、阻抗、寄生電容。圖3(a)還給出了CTIA讀出單元電路結構,主要由一個復位開關KR和積分電容Cint以及低噪聲運放A構成。在CTIA結構中,設計一個高增益、低噪聲、輸入失調小、壓擺率大的運放是確保讀出電路信噪比高、動態(tài)范圍大的關鍵。除此之外,積分電容Cint的設計也非常重要,在設計過程中發(fā)現(xiàn),選擇合適的積分電容也是關鍵之一。圖3(b)是CDS單元,由采樣管Ml、M2、采樣保持電容C1、C2及M3~M6構成的差分器組成,Vin為CDS輸入電位,也即CTIA的輸出電位。Voou1和Vout2為兩次采樣輸出,經(jīng)過減法器后可以進行噪聲抑制。

2 積分電容Cint
    積分電容的設計主要和探測器信號電流的大小有關。圖4是In0.53Ga0.47As/InP APD特性,仿真結果顯示器件的工作電流一般在300 nA左右。

    圖5為器件電流取300 nA時積分電容分別為2、4、6和15 pF時的輸出電壓Vout的仿真結果。仿真參數(shù)設計:在器件厚度為20 μm的情況下,根據(jù)器件仿真結果進行計算,器件阻抗為2×109Ω,器件寄生電容為80 pF。參考電壓Vb取2.0V,積分時間為60μs??梢钥吹綄煌姆e分電容,積分電壓到達飽和的時間是不一樣的,也就是選擇不同的積分電容,最佳積分時間是不一樣的。如選用4 pF的積分電容,積分時間最好控制在40μs以下。

    積分電容還決定電荷容量。電荷容量為

   
式中:Qm為電荷容量;Vref為參考電壓,一般為1.5~3 V。式(1)表示增大積分電容Cint可以提高電荷容量。
    在CTIA電路結構中,KTC噪聲是最主要噪聲,而KTC噪聲也和積分電容有關。KTC復位噪聲電壓可以表示為

   
式中:VN為積分電容上復位引起的KTC噪聲電壓;K為波爾茲曼常數(shù),其值為1.38×10-23J/K;T是絕對溫度,取77 K。將此噪聲電壓折合成輸入端噪聲電子數(shù),則表示為

   
式中:Nin為積分電容KTC復位噪聲折合到輸入端的噪聲電子數(shù);q為電荷常數(shù),其值為1.60×10-19C;G為輸出級增益。
    圖6表示了該噪聲電子數(shù)和溫度、積分電容Cint之間的關系。從圖6可以看到,Nin隨溫度降低而減少,同時隨Cint的增大而增多。所以在設計Cint時,必須兼顧探測器電流、積分時間、電荷容量Qm和KTC噪聲折合到輸入端電子數(shù)Nin,并且結合電路工作溫度設計一個合適的值。在讀出電路中,電容的工作溫度為77 K,Cint設計為4 pF時,參考電壓取2 V,電荷容量為8×10-12J。電路的輸出級增益為O.65,KTC復位噪聲折合到輸入端的噪聲電子數(shù)為768個,小于實際探測器的噪聲電子數(shù),而電荷容量也足夠大,滿足探測器讀出的需要。在CTIA結構中,設計一個高增益低噪聲的運算放大器。根據(jù)具體的應用合適設計。而開關管KR采用四管合抱管結構,減小導通電阻對電路的影響。圖7為讀出電路芯片的照片。

3 結論
    電路采用O.6μm CMOS工藝流片,采用40腳的管殼進行封裝,其中有效引腳為32個。用電注入法(恒流源模擬器件)測試了芯片的性能,電流信號為100~600 nA。功率耗散小于200μW。當積分電容為4 pF的時候,積分時間為36μs。時鐘頻率為0.5MHz的時候,一幀像元積分和讀出的總時間為108μs。電路的電荷存儲能力為5×107個,動態(tài)范圍為l V左右,輸出噪聲為5.2×10-5Vrms。測試結果顯示電路符合預期的設計要求。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

構建可靠的硬件要求我們在設計階段考慮所有公差。許多參考文獻討論了參數(shù)偏差導致的有源元件誤差——展示了如何計算運算放大器失調電壓、輸入電流和類似參數(shù)的影響——但很少有人考慮無源元件容差。確實考慮了組件容差的參考文獻是從科學...

關鍵字: 元件公差 電路設計

對于非比例電路,我們必須假設完整的電阻容差,因為容差不會分開。我們可以將輸出電壓計算為 V OUT =IR,其中 I 是理想的 1mA 電流源,R 是 5% 的電阻器(圖 1a)。V OUT =1 mA (1±0.05±...

關鍵字: 電路設計 非比例電路

獲得ADC的最佳SNR性能并不僅僅是給ADC輸入提供低噪聲信號的問題,提供一個低噪聲基準電壓是同等重要。雖然基準噪聲在零標度沒有影響,但是在全標度,基準上的任何噪聲在輸出代碼中都將是可見的。

關鍵字: 電壓基準 低噪聲

我們是否設計了一個電源,后來才發(fā)現(xiàn)我們的布局效率低下?按照這些關鍵提示創(chuàng)建電源布局并避免調試壓力。什么是電源設計的布局?你知道嗎?一個完美的電路設計,電源布局顯得尤為重要。由于不同的設計方案的出發(fā)點不同,而有所差異,但是...

關鍵字: 電源布局 電路設計

在構建精確的模擬信號鏈時,我們應該在選擇組件時考慮幾個因素,以保持結果測量的準確性:偏移、偏移漂移(隨溫度)、增益誤差或線性度以及低頻噪聲。在許多高精度應用中,源信號非常小,需要很大的增益來調整信號電平。這在精密數(shù)據(jù)采集...

關鍵字: ADC 低噪聲

當前,北方清潔能源市場仍在步伐穩(wěn)定地持續(xù)進行,越來越多的用戶享受到清潔供暖。這既是政策的落實,也是大趨勢的整體走向。這其中,我們能夠看到很多通過技術革新為市場增添新動力的企業(yè),浙江國祥就是具有代表性的一員。

關鍵字: 高能效 低噪聲 環(huán)保節(jié)能產(chǎn)品

摘要:基于攝像機遠程操作技術,利用單片機控制步進電機,建立攝像鏡頭的電力驅動系統(tǒng)。此系統(tǒng)節(jié)約了經(jīng)濟成本,通過人機交互閉環(huán)系統(tǒng)、模塊化等方法,進一步提高了系統(tǒng)的通用性,使其可以應用于工程。

關鍵字: 步進電機 單片機 電路設計

一直以來,智能硬件都是大家的關注焦點之一。因此針對大家的興趣點所在,小編將為大家?guī)碇悄芄β誓K的相關介紹,詳細內容請看下文。

關鍵字: 智能功率模塊 IPM 電路設計

與傳統(tǒng)聚合物電容器相比,多層陶瓷電容器 (MLCC) 在電力電子設計中很受歡迎,原因有很多: MLCC 提供: · 具有相對較高電容的小輪廓。 · 非常低的等效串聯(lián)電阻 (ESR)。 · 非常低的等效串聯(lián)電感 (...

關鍵字: MLCC電容 電路設計

許多同步降壓轉換器設計人員面臨一個共同的問題:如何最好地連接開漏電源良好標志,也稱為電源良好 (PGOOD) 引腳。在這篇文章中,我將探討電源良好與各種不同的上拉源相關聯(lián)時的預期行為。有一些錯誤信息四處流傳,希望這篇文章...

關鍵字: 降壓轉換器 電路設計

模擬

31144 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉