女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]ADC12QS065也具有自己內(nèi)部參考供電的能力,允許外部驅(qū)動(dòng)基準(zhǔn)。這使多ADC可連組在一起,分別把所有的VRET和VREFN連接在一起??勘WC每個(gè)芯片匹配的增益和偏移,可減小系統(tǒng)定標(biāo)要求。若系統(tǒng)允許差分信號(hào)傳輸,用低共模噪聲電感是有益的,可以降低電源瞬變,在輸出線上有低數(shù)字輻射。ADC12QS065從模擬輸入、時(shí)鐘輸入到串行LVDS輸出,提供全差分轉(zhuǎn)換。它所具有的分離電源能力允許用于進(jìn)一步模擬數(shù)字域分離,并提供較低的功耗。

系統(tǒng)往往需要信號(hào)傳輸,在信號(hào)傳輸中不希望共模信號(hào),共模信號(hào)處理困難。某些設(shè)計(jì)把來自傳感器輸出的單端信號(hào)轉(zhuǎn)換為全差分信號(hào),然后,把此信號(hào)送到差分輸出ADC下游。這樣做的優(yōu)點(diǎn)是在差分線上引起的最大噪聲在兩條線上是共同的(假定差分線是對稱的)。

  在輸入信號(hào)轉(zhuǎn)換數(shù)字?jǐn)?shù)據(jù)之后,必須傳輸它們到DSP或ASIC/FPGA進(jìn)行處理。流行的全差分輸出信號(hào)傳輸是方便的。全差分的輸出信號(hào)通過兩條對稱線給出和吸收電流。這種信號(hào)傳輸?shù)囊粋€(gè)例子是LVDS(低壓差分信號(hào))格式。ADC12QS065用LVDS來解決所有這些系統(tǒng)問題(圖1)。

  

 

圖1 ADC12QS065簡化框圖

 

  

 

 

  圖2 輸出定時(shí)圖

  ADC12QS065在單片上包含4個(gè)12位ADC。每個(gè)ADC輸入都接收全差分信號(hào)。輸入共模電壓來源于共模輸出參考電壓VCOM12和VCOM34,由ADC12QS065提供。ADC12QS065可選擇全差分或單端時(shí)鐘源。為了采用LVDS,時(shí)鐘提供LVDS到CLKB,端接緊靠輸入引腳。若希望單端CMOS時(shí)鐘,則把CLKB接低態(tài),而不需要端電阻器。

  用差分環(huán)形振蕩器串行化每個(gè)ADC的輸出。輸入時(shí)鐘輸入乘12,并轉(zhuǎn)換到LVDS時(shí)鐘輸出,以使數(shù)據(jù)捕獲。輸入時(shí)鐘率的LVDS FRAME信號(hào)也在輸出產(chǎn)生來識(shí)別取樣數(shù)。

  輸出定時(shí)為FPGA提供容易的數(shù)據(jù)捕獲。當(dāng)取樣數(shù)據(jù)準(zhǔn)備好時(shí),發(fā)送輸出FRAME信號(hào)。在LVDS CLOCK OUT轉(zhuǎn)變之后,出現(xiàn)4個(gè)輸出通道的每個(gè)通道的MSB。LVDS CLOCK OUT 信號(hào)從DATA OUT 偏移四分之一周期,以減輕時(shí)鐘管理。在CLOCK OUT轉(zhuǎn)換時(shí)捕獲每個(gè)數(shù)據(jù)位。采用LVDS的另一個(gè)好處是可以用EIA/TIA568標(biāo)準(zhǔn)的雙絞線發(fā)送這些信號(hào)。滿足EIA/TIA568標(biāo)準(zhǔn)的雙絞線具有100Ω 特性阻抗。緊靠在一起并承載相反電流的導(dǎo)體產(chǎn)生非常低的輻射。在高SNR要求的場合這是所希望的。

  在傳統(tǒng)單端并行CMOS輸出12位ADC中,需要49條(4×12+1)線發(fā)送轉(zhuǎn)換器,輸出到數(shù)字處理器。若把輸出位串行化,每個(gè)通道有單對差分線。也要說明輸出時(shí)鐘和幀信號(hào)線。

  因?yàn)長VDS用來自電源的電流,靠來自LVDS端或其他的“操縱”(steering)電流,所以從電源恒定地吸收電流。這降低了呈現(xiàn)在電源線上的開關(guān)轉(zhuǎn)換負(fù)載。此優(yōu)點(diǎn)使電源線上的電源噪聲比較低,從而減小去耦電容的尺寸并減輕布線要求。

  串行LVDS允許更小的封裝,而信號(hào)傳輸是非常有效的。然而在很多應(yīng)用中,低功耗是非常重要的。每個(gè)通道節(jié)省每毫瓦功率,對于需要幾個(gè)數(shù)據(jù)通道的系統(tǒng)有巨大意義。因此,除靜態(tài)驅(qū)動(dòng)器外,ADC12QS0D65具有3個(gè)分離電源??梢赃B接每個(gè)電源使其成為單電原ADC或保護(hù)分離。分離電源進(jìn)一步隔離ADC內(nèi)部電路每部分。分離電源的另一個(gè)優(yōu)點(diǎn)是輸出驅(qū)動(dòng)器電壓可以低到2.5V,以節(jié)省功耗。

  ADC12QS065也具有自己內(nèi)部參考供電的能力,允許外部驅(qū)動(dòng)基準(zhǔn)。這使多ADC可連組在一起,分別把所有的VRET和VREFN連接在一起??勘WC每個(gè)芯片匹配的增益和偏移,可減小系統(tǒng)定標(biāo)要求。若系統(tǒng)允許差分信號(hào)傳輸,用低共模噪聲電感是有益的,可以降低電源瞬變,在輸出線上有低數(shù)字輻射。ADC12QS065從模擬輸入、時(shí)鐘輸入到串行LVDS輸出,提供全差分轉(zhuǎn)換。它所具有的分離電源能力允許用于進(jìn)一步模擬數(shù)字域分離,并提供較低的功耗。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

(全球TMT2022年10月14日訊)近期,小米生態(tài)鏈企業(yè)未來居面向高星酒店及連鎖酒店推出有線一體式RCU(金屬殼版),該產(chǎn)品由未來居獨(dú)立自主研發(fā),是一款系統(tǒng)化的高性能、高集成、低消耗的智能網(wǎng)關(guān)設(shè)備。RCU(客房智能控...

關(guān)鍵字: 智能網(wǎng)關(guān) RC 金屬 布線

(全球TMT2022年9月1日訊)L11級別整機(jī)柜交付模式是指機(jī)柜在工廠完成PDU及其它機(jī)柜配件裝配,完成服務(wù)器上架安裝及交換機(jī)上架安裝(可選),并完成柜內(nèi)布線等原本需要在數(shù)據(jù)中心部署現(xiàn)場進(jìn)行的裝配活動(dòng),以整機(jī)柜顆粒形...

關(guān)鍵字: 交換機(jī) 布線 數(shù)據(jù)中心 配件

隨著互聯(lián)網(wǎng)和社交媒體在日常生活中越來越重要,保護(hù)和保障數(shù)據(jù)中心的安全也變得愈發(fā)重要。 香港2022年8月31日 /美通社/ -- 國際能源署(IEA)數(shù)據(jù)顯示,如今的數(shù)據(jù)中心承載的全球互聯(lián)網(wǎng)流量自2010年以來每年以3...

關(guān)鍵字: 數(shù)據(jù)中心 互聯(lián)網(wǎng) 布線 BSP

在這篇文章中,我將研究使用 LVDS 接收器作為高速比較器,這在晶體振蕩器的輸出不是最佳的應(yīng)用中或在出廠設(shè)置中的光電檢測器電路中非常有用。

關(guān)鍵字: LVDS 光電檢測器

中國,北京 – Analog Devices, Inc. (ADI)推出一款針對高性能超寬帶數(shù)據(jù)轉(zhuǎn)換器和同步應(yīng)用的800MHz至12.8GHz頻率合成器ADF4377。這款頻率合成器通過提供超干凈時(shí)鐘源來驅(qū)動(dòng)信號(hào)采樣過程...

關(guān)鍵字: ADI 數(shù)據(jù)轉(zhuǎn)換器 頻率合成器

為增進(jìn)大家對開關(guān)電源的認(rèn)識(shí),本文將對開關(guān)電源的布線技巧予以介紹。

關(guān)鍵字: 開關(guān)電源 指數(shù) 布線

2021年11月3日,由ASPENCORE主辦的“2021全球電子成就獎(jiǎng)”頒獎(jiǎng)典禮在深圳隆重舉行,杭州瑞盟科技16/24位Sigma-Delta模數(shù)轉(zhuǎn)換器MS5192/MS5193獲評全球電子成就獎(jiǎng)之“年度放大器/數(shù)據(jù)轉(zhuǎn)...

關(guān)鍵字: 瑞盟科技 數(shù)據(jù)轉(zhuǎn)換器 放大器

在這篇文章中,小編將為大家?guī)碇悄荛_關(guān)的相關(guān)報(bào)道。如果你對本文即將要講解的內(nèi)容存在一定興趣,不妨繼續(xù)往下閱讀哦。

關(guān)鍵字: 智能開關(guān) 開關(guān) 布線

如我們所知,隔離的應(yīng)用范圍很廣:保護(hù)操作人員和低壓電路免受高壓影響,提高對噪聲的魯棒性,以及處理通信子系統(tǒng)之間的接地電位差。

關(guān)鍵字: LVDS 隔離器件

印制線路板的設(shè)計(jì)工藝流程包括原理圖的設(shè)計(jì)、電子元器件數(shù)據(jù)庫登錄、設(shè)計(jì)準(zhǔn)備、區(qū)塊劃分、電子元器件配置、配置確認(rèn)、布線和最終檢驗(yàn)。在流程過程中,無論在哪道工序上發(fā)現(xiàn)了問題,都必須返回到上道工序,進(jìn)行重新確認(rèn)或修正。

關(guān)鍵字: PCB 電子元器件 布線

模擬

31144 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉