近些年來,隨著電子技術的發(fā)展,無線通信技術、計算機網(wǎng)絡的發(fā)展,分布式無線數(shù)據(jù)采集網(wǎng)絡技術開始興起,并迅速的應用到各個領域。在一些地形復雜,不適合人類出現(xiàn)的區(qū)域需要進行數(shù)據(jù)采集的情況下,都可以適當?shù)倪x擇無線分布式采集來進行。現(xiàn)有的無線分布式采集系統(tǒng)中,往往使用單片機、DSP等作為系統(tǒng)的主控控制單元。但是由于其自身工作特點,往往對于精確的定時控制以及并行處理能力上比FPGA弱。隨著FPGA等可編程邏輯器件的發(fā)展,為無線數(shù)據(jù)可靠傳輸提供了很好的實現(xiàn)平臺。采用FPGA作為時序控制和信號處理的處理器,將使系統(tǒng)電路設計更加簡潔、可靠、靈活,可有效的縮短開發(fā)周期,并降低開發(fā)成本。
在FPGA中實現(xiàn)無線遙感采集系統(tǒng)涉及硬件設計和軟件開發(fā)。以下是一個簡化的硬件設計框架,它包括了基本的組件和流程:
數(shù)據(jù)采集:使用ADC將傳感器數(shù)據(jù)轉換為可以傳輸?shù)臄?shù)字信號。
無線通信:通過無線通信協(xié)議(如LoRa或BLE)將數(shù)據(jù)發(fā)送到基站。
數(shù)據(jù)處理:在FPGA中處理和解析傳入的數(shù)據(jù)。
為此,基于CycloneIV+STM32設計了一種新型的無線分布式采集系統(tǒng),實現(xiàn)了數(shù)據(jù)的高可靠和同步傳輸。設計主要由3大部分組成:編碼器、譯碼器、無線收發(fā)電臺。在對編碼器、譯碼器同步校準后,對待發(fā)送數(shù)據(jù)進行卷積編碼,并轉換為串行數(shù)據(jù)。數(shù)據(jù)轉換為串行數(shù)據(jù)后,在串行數(shù)據(jù)幀頭加入Barker碼來實現(xiàn)幀的同步,并使用2條互為備份的數(shù)據(jù)傳送通道同時發(fā)送數(shù)據(jù)。在數(shù)據(jù)接收端檢測到barker碼后,本地對互為備份的雙通道數(shù)據(jù)進行viterbi譯碼(本文設計的viterbi譯碼器采用并行結構,大大的降低譯碼時間)。譯碼結束后,本地對雙通道數(shù)據(jù)進行循環(huán)冗余校驗,并做出判選,最后執(zhí)行相應指令。并在規(guī)定時間給出相應反饋信號。設計的無線采集系統(tǒng),即使某一數(shù)據(jù)通道出現(xiàn)少量錯碼,系統(tǒng)仍能有效的恢復出數(shù)據(jù),并進行可靠的數(shù)據(jù)傳輸。系統(tǒng)添加了監(jiān)控模塊,實時備份上傳的數(shù)據(jù)并監(jiān)控,如發(fā)現(xiàn)不能正常上傳,則啟用備用模塊保證整個系統(tǒng)正常工作。系統(tǒng)不僅能實現(xiàn)數(shù)據(jù)的高可靠和同步傳輸,而且具有很好的適用性,可廣泛應用工業(yè)中。
2 無線分布式采集系統(tǒng)簡介
2.1 系統(tǒng)硬件簡介
無線分布式采集系統(tǒng)包括編碼器、譯碼器(編碼器、譯碼器硬件完全相同,只是配置邏輯不同,可配置為編碼器、譯碼器、中繼站)和無線通信電臺。如圖1所示,這是一個最簡單的一對一式分布式系統(tǒng)。

圖1 無線分布式采集系統(tǒng)結構
編碼器作為上位機與譯碼器之間的橋梁,通過USB/RS485通道進行發(fā)送、接收命令和數(shù)據(jù)。譯碼器接收編碼器發(fā)來的命令進行配置和采集,并將數(shù)據(jù)存儲至DDR2中。譯碼器收到上傳命令后,上傳數(shù)據(jù)至編碼器。
編碼器/譯碼器硬件系統(tǒng)框圖如圖2所示。本系統(tǒng)主控單元由FPGA完成。FPGA選用Altera公司的EP4CGX30F407,邏輯單元為29440個,80個18×18乘法器,多達290個用戶自定義IO。STM32作為監(jiān)控和備用單元組成系統(tǒng)的基本架構,STM32F407ZG系列是基于高性能的ARM CortexTM-M4F的32位RISC內(nèi)核,工作頻率高達168 MHz,該STM32F407ZG系列采用高速嵌入式存儲器(多達1 MB閃存,高達192 KB的SRAM),擁有3個12位ADC,2個DAC,1個低功耗RTC,12個通用16位定時器,2個通用32位定時器。人機交互部分由16X2液晶顯示字符模塊和4個按鍵組成,其主要功能是通過按鍵對基站編號設置并顯示在LCD上。無線模塊選用WSN-03系列無線模塊作為收發(fā)平臺,工作電壓為5 V,傳輸速率和工作頻段等都可配置。目前傳輸速率最大為115 200b ps,工作頻為433 MHz可調。無線模塊與FPGA主要以RXD/A,TXD/B,NRST(復位控制),SET(設置模塊參數(shù)),SLP(休眠控制)信號線連接。GPS模塊選用VKl6U6進行定位,與FPGA以UART接口連接,波特率定位9600 bps。ADC選用基于△-Σ技術的32 bits高精度低功耗模數(shù)轉換芯片ADSl282,采樣信號電平范圍:差分輸人一2.5~+2.5 V。單個譯碼器有6個采集通道,以2 k采樣率,采樣時常16 S來計算,單個譯碼器純數(shù)據(jù)量為6×2 k×16×24-6144 Kbits.考慮到編碼器,一次采樣,8個基站的數(shù)據(jù)經(jīng)編碼后數(shù)據(jù)總量為98 304 Kbits,所以編碼器和譯碼器需增加l片Micron Technology公司的MT47H256M8HG-37E IT(256Meg×8)作為緩存空間。由于DDR2 SDRAM需要特定的控制讀寫時序,系統(tǒng)直接采用Quartus II自帶的“DDR2 SDRAM High-Performance Controller”IP CORE。USB部分由2個通道組成,一個是由FPGA、CY7C68013和USB接口組成;另一個由STM32(自帶USB驅動)和USB接口組成。同時本設計中還添加了RS485串口,使整個系統(tǒng)與上位機能保持實時通信,為系統(tǒng)的遠程控制提供了可能,并能保持系統(tǒng)更新。

圖2 系統(tǒng)框架
2.2 系統(tǒng)數(shù)據(jù)流程
系統(tǒng)的數(shù)據(jù)流程為:同步校準譯碼器,設置各個譯碼器接收命令后的延時-編碼器配置采集參數(shù)、命令-譯碼器采集數(shù)據(jù)保存至DDR2中一各譯碼器分時接收數(shù)據(jù)上傳命令并上傳數(shù)據(jù)-編碼器將數(shù)據(jù)匯總保存至DDR2-數(shù)據(jù)收集齊后通過USB/RS485上傳至上位機。譯碼器節(jié)點配合計算機對各個點的數(shù)據(jù)進行輪詢采集,它包含了無線傳輸模塊和與計算機通信的USB接口。STM32將組幀后的數(shù)據(jù)備份并實時監(jiān)控FPGA,如在規(guī)定時間或未能按指令進行工作,STM32將替代FPGA并使FPGA進入斷電狀態(tài)。
2.3 系統(tǒng)組幀格式
編碼器與譯碼器之間是一對多的關系,譯碼器分時上傳數(shù)據(jù),譯碼器有2個通道,譯碼器有唯一的配置編號。數(shù)據(jù)幀的格式如圖3所示。數(shù)據(jù)幀中除20字節(jié)有效數(shù)據(jù)之外,還包括組號、目的編號等。

圖3 編碼器、譯碼器間數(shù)據(jù)幀格式
為了改進接收信號質量,本系統(tǒng)引入信道編碼的方法來改善信道質量。具體如圖4所示。發(fā)送端對數(shù)據(jù)進行組幀、并串轉換、卷積編碼、加入同步幀信息后,把數(shù)據(jù)發(fā)送至無線通信電臺進行調制。接收端的無線通信電臺對信號進行解調后發(fā)送數(shù)據(jù)至接收端的FPGA.接收端的FPGA檢測到幀同步信息后對接下來的數(shù)據(jù)保存,并進行Viterbi譯碼。FPGA對雙通道的數(shù)據(jù)進行冗余校驗,并選擇正確的數(shù)據(jù)執(zhí)行相關操作。

圖4 無線數(shù)據(jù)傳輸
隨著ORAN網(wǎng)絡的興起,網(wǎng)絡彈性已成為電信基礎設施的重中之重。反過來,企業(yè)也面臨著ETSI、ENISA、CISA和ORAN聯(lián)盟等監(jiān)管機構的嚴格審查,這些機構要求實施零信任原則,對關鍵通信進行嚴格的身份驗證和持續(xù)監(jiān)控。
具有可信根(RoT)功能的FPGA通過加密敏捷安全特性,在確保ORAN部署安全方面發(fā)揮著至關重要的作用。它們可執(zhí)行基本的加密操作,包括加密、解密、安全密鑰分配和管理,同時還可充當傳統(tǒng)系統(tǒng)的加密橋接器。此外,它們在實施新興安全標準(如用于3GPP協(xié)議的NIST AES-256)和解決5G RRC(無線資源控制)密鑰交換中可能受到量子計算威脅的漏洞方面尤為重要。
FPGA的一個關鍵安全功能是在控制平面內(nèi)實現(xiàn)Secure the Wire?,通過實施MACSEC/IPSec和安全定時協(xié)議確保信號的完整性和保密性。這種全面的安全方法與其加密靈活性相結合,使FPGA成為實施不斷發(fā)展的后量子加密(PQC)算法的理想選擇,從而確保ORAN網(wǎng)絡安全,抵御未來威脅。
成功實施案例和先進的同步
全球領先的電信供應商已在其ORAN部署中展示了集成FPGA的實際優(yōu)勢。他們利用FPGA完成了基帶功能和射頻前端(RFFE)之間的數(shù)據(jù)和控制接口,以及管理無線單元(RU)和分布式單元(DU)的控制和定時平面等重要任務。在RU中,F(xiàn)PGA處理濾波和波峰因數(shù)降低等要求苛刻的數(shù)字前端處理任務,確保高效率和低延遲。此外,F(xiàn)PGA還用于新的前端接口,這對于大規(guī)模MIMO網(wǎng)絡等密集部署至關重要,可確保高互操作性并降低前端成本。在DU中,F(xiàn)PGA可促進實時信號處理和動態(tài)波束成形,無需修改硬件即可適應不同的無線環(huán)境。