女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁 > 技術(shù)學(xué)院 > 技術(shù)前線
[導(dǎo)讀]對(duì)于一個(gè)常見的buck芯片,其電感充電功率回路中包含輸入電容,集成在芯片內(nèi)部的上管MOSFET,功率電感以及輸出電容等器件。而電感放電功率回路中則包含功率電感、輸出電容和集成在芯片內(nèi)部的下管MOSFET等。

不管是什么類型的變換器,PCB布局設(shè)計(jì)的關(guān)鍵就是要找到電路系統(tǒng)的關(guān)鍵回路和關(guān)鍵節(jié)點(diǎn),那么什么是電路系統(tǒng)的關(guān)鍵回路和關(guān)鍵節(jié)點(diǎn)?通常,電流變化率di/dt大的環(huán)路以及電壓變化率dV/dt大的節(jié)點(diǎn),就是關(guān)鍵回路和關(guān)鍵節(jié)點(diǎn),在PCB布局設(shè)計(jì)的時(shí)候,要優(yōu)先考慮和布局。

01功率回路

如圖1(a)和1(b) 展示的分別是上管開通和關(guān)斷時(shí)的電流回路,即我們通常說的功率回路部分。這部分電路負(fù)責(zé)給用戶負(fù)載供電,承受的功率較大。電路中的上下管一般使用MOS管,由芯片內(nèi)部產(chǎn)生的PWM信號(hào)來控制他們進(jìn)行高速的開斷。而后半部分電路中的電感和電容組成了一個(gè)LC濾波電路,故不會(huì)存在一個(gè)較高的電流變化趨勢(shì)。

Buck電路中PCB布局該注意事項(xiàng)總結(jié)

圖1(a) 圖1(b)


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

圖1(c)

結(jié)合上管和下管,即Q1、Q2的電流波形(圖1(c)),不難發(fā)現(xiàn),只有在兩個(gè)開關(guān)管的部分會(huì)出現(xiàn)高電流轉(zhuǎn)換速率。由于PWM信號(hào)處電壓的快速變化,SW點(diǎn)會(huì)產(chǎn)生較強(qiáng)的噪聲。所以我們?cè)赑CB布線時(shí)需要特別注意,盡可能減小這一快速變化環(huán)節(jié)的面積來減少對(duì)其他部分的干擾??上驳氖牵S著集成工藝的進(jìn)步,目前大部分電源芯片都將上下管集成到了芯片的內(nèi)部,只有較少數(shù)的應(yīng)用需要外置MOS或是二極管。

02功率回路的PCB布局

對(duì)于一個(gè)常見的buck芯片,其電感充電功率回路中包含輸入電容,集成在芯片內(nèi)部的上管MOSFET,功率電感以及輸出電容等器件。而電感放電功率回路中則包含功率電感、輸出電容和集成在芯片內(nèi)部的下管MOSFET等。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

圖2(a) 電感充電功率回路


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

圖2(b) 電感放電功率回路

在進(jìn)行PCB布線時(shí),這兩個(gè)功率回路走線要盡可能的短粗,在保證通流能力的情況下保持較小的環(huán)路面積,這樣可以減少對(duì)外輻射的噪聲。

輸入電容:

需就近放在芯片的輸入Vin和功率地PGND,來減少寄生電感的存在。因?yàn)檩斎腚娏鞑贿B續(xù),寄生電感引起的噪聲可能會(huì)超過芯片的耐壓以及對(duì)邏輯單元造成不良影響。VIN管腳旁邊至少要有1個(gè)去耦電容,距離最好小于40mil,用來濾除來自電源輸入端的交流噪聲和來自芯片內(nèi)部(倒灌)的電源噪聲,同時(shí)也會(huì)起到儲(chǔ)能作用。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

SW點(diǎn):

是開關(guān)節(jié)點(diǎn),為噪聲源,所以應(yīng)在保證電流的同時(shí)保持盡量小的面積,遠(yuǎn)離易受干擾的信號(hào)走線。另外需要注意的是,對(duì)于大電流應(yīng)用的Buck電路,盡量不要在SW處打過孔,避免把噪聲帶到其他層去。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

輸出電容:

與輸入電容相似,輸出電容需要就近放在電感的輸出VOUT和功率地PGND,PGND 與輸出電容最短連接并鋪整銅,以保證功率回路最小。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

鋪銅面積與過孔數(shù)量:

這兩者會(huì)影響到PCB的通流和散熱能力。一般需要在VIN,Vout和GND處多打過孔,這兩處的鋪銅也應(yīng)最大化來達(dá)到減小寄生阻抗的目的,SW處的鋪銅也不能過小,以免出現(xiàn)限流的情況,導(dǎo)致工作異常。由于PCB的載流能力與PCB板材、板厚、導(dǎo)線寬厚度以及溫升相關(guān),較為復(fù)雜,可以通過具體設(shè)計(jì)規(guī)范來進(jìn)行準(zhǔn)確的查找和計(jì)算。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

03邏輯電路的PCB布局

在buck電路中,一般需要注意以下幾個(gè)邏輯環(huán)節(jié):自舉電容、反饋電路、VCC和單點(diǎn)接地。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

自舉電容:

中高壓buck芯片內(nèi)部集成的上管一般都為NMOS,故需要BST自舉電路。在電感放電期間,通過對(duì)自舉電容進(jìn)行充電,在BST管腳處就會(huì)產(chǎn)生一個(gè)高于SW的電壓,在電感充電期間驅(qū)動(dòng)上管。故BST與SW一樣,也是一個(gè)電壓高速跳變的點(diǎn),會(huì)輻射出較強(qiáng)的噪音。自舉電容也要放置在盡可能靠近BST和SW的位置,避免對(duì)其他信號(hào)的影響,布線時(shí)寬度一般在20mil即可。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

反饋電路:

一般包括FB上下分壓電阻和前饋電容。由于FB點(diǎn)的電壓很低,普遍在0.6-0.8V左右,極易與噪聲或紋波混淆,是芯片最敏感,最容易受干擾的部分,也是引起系統(tǒng)不穩(wěn)定的常見原因。所以在布線時(shí),上下分壓電阻和前饋電容都盡量靠近芯片擺放來減少噪聲的耦合,F(xiàn)B電阻連接到FB管腳的走線要盡可能地短來減小寄生電感以及阻抗。同時(shí),需要注意FB連接到Vo的走線可以通過過孔設(shè)置在其他層,但也要盡可能遠(yuǎn)離噪聲源,如SW、BST、電感等。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

VCC電容:

VCC為芯片邏輯電路供電,是芯片內(nèi)部LDO的輸出。VCC電容應(yīng)就近放置在芯片的VCC管腳和GND管腳之間,起到穩(wěn)壓的作用。并且電容與芯片盡量在一層,不打過孔。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

單點(diǎn)接地:

輸出電流較大的芯片,他們的地一般會(huì)被區(qū)分為PGND和AGND,PGND就是功率地,AGND就是我們一般所指的信號(hào)地,與FB、EN、VCC等芯片邏輯部分相關(guān)。為了避免整塊的功率地影響到較為敏感的信號(hào)地,建議將AGND和PGND單點(diǎn)連接,通過一個(gè)0ohm電阻連接也可以。


Buck電路中PCB布局該注意事項(xiàng)總結(jié)

這是因?yàn)楸M管PGND的大塊鋪銅可以起到吸收輸入端電源噪音的作用,但是在輸出電流較大的情況下,其輻射出的噪音依舊會(huì)對(duì)敏感的邏輯電路造成影響。單點(diǎn)連接的布線方式可以為我們的邏輯電路提供一個(gè)相對(duì)“干凈”的地。

以上,就是我們?cè)诋媌uck電路PCB時(shí)需要著重注意的地方。當(dāng)畫PCB無從下手時(shí),也可以先打開芯片的規(guī)格書,查看demo板的PCB layout或是相關(guān)的指導(dǎo)。

04PCB“健康體檢表”

最后,為了方便大家了解自己畫的PCB是否合理,可以參考以下PCB“健康體檢表”做一個(gè)自評(píng):


Buck電路中PCB布局該注意事項(xiàng)總結(jié)
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

2025 IPC CEMAC電子制造年會(huì)將于9月25日至26日在上海浦東新區(qū)舉辦。年會(huì)以“Shaping a Sustainable Future(共塑可持續(xù)未來)”為主題,匯聚國內(nèi)外專家學(xué)者、產(chǎn)業(yè)領(lǐng)袖與制造精英,圍繞先...

關(guān)鍵字: PCB AI 數(shù)字化

在PCB制造過程中,孔無銅現(xiàn)象作為致命性缺陷之一,直接導(dǎo)致電氣連接失效和產(chǎn)品報(bào)廢。該問題涉及鉆孔、化學(xué)處理、電鍍等全流程,其成因復(fù)雜且相互交織。本文將從工藝機(jī)理、材料特性及設(shè)備控制三個(gè)維度,系統(tǒng)解析孔無銅的根源并提出解決...

關(guān)鍵字: PCB 孔無銅

在電子制造領(lǐng)域,PCB孔銅斷裂是導(dǎo)致電路失效的典型問題,其隱蔽性與破壞性常引發(fā)批量性質(zhì)量事故。本文結(jié)合實(shí)際案例與失效分析數(shù)據(jù),系統(tǒng)梳理孔銅斷裂的五大核心原因,為行業(yè)提供可落地的解決方案。

關(guān)鍵字: PCB 孔銅斷裂

在電子制造領(lǐng)域,噴錫板(HASL,Hot Air Solder Levelling)因成本低廉、工藝成熟,仍占據(jù)中低端PCB市場(chǎng)30%以上的份額。然而,隨著無鉛化趨勢(shì)推進(jìn),HASL工藝的拒焊(Non-Wetting)與退...

關(guān)鍵字: PCB 噴錫板 HASL

在PCB制造過程中,阻焊油墨作為關(guān)鍵功能層,其質(zhì)量直接影響產(chǎn)品可靠性。然而,油墨氣泡、脫落、顯影不凈等異常問題長期困擾行業(yè),尤其在5G通信、汽車電子等高可靠性領(lǐng)域,阻焊缺陷導(dǎo)致的失效占比高達(dá)15%-20%。本文結(jié)合典型失...

關(guān)鍵字: PCB 阻焊油墨

在5G通信、新能源汽車、工業(yè)控制等高功率密度應(yīng)用場(chǎng)景中,傳統(tǒng)有機(jī)基板已難以滿足散熱與可靠性需求。陶瓷基板憑借其高熱導(dǎo)率、低熱膨脹系數(shù)及優(yōu)異化學(xué)穩(wěn)定性,成為功率器件封裝的核心材料。本文從PCB設(shè)計(jì)規(guī)范與陶瓷基板導(dǎo)入標(biāo)準(zhǔn)兩大...

關(guān)鍵字: PCB 陶瓷基板

在電子制造領(lǐng)域,PCB(印刷電路板)作為核心組件,其質(zhì)量直接影響整機(jī)性能與可靠性。然而,受材料、工藝、環(huán)境等多重因素影響,PCB生產(chǎn)過程中常出現(xiàn)短路、開路、焊接不良等缺陷。本文基于行業(yè)實(shí)踐與失效分析案例,系統(tǒng)梳理PCB常...

關(guān)鍵字: PCB 印刷電路板

在PCB(印制電路板)制造過程中,感光阻焊油墨作為保護(hù)電路、防止焊接短路的關(guān)鍵材料,其性能穩(wěn)定性直接影響產(chǎn)品良率與可靠性。然而,受工藝參數(shù)、材料特性及環(huán)境因素影響,油墨異?,F(xiàn)象頻發(fā)。本文聚焦顯影不凈、黃變、附著力不足等典...

關(guān)鍵字: PCB 感光阻焊油墨 印制電路板

在電子制造領(lǐng)域,印刷電路板(PCB)的表面處理工藝直接影響其可靠性、信號(hào)完整性和使用壽命。其中,化學(xué)鍍鎳浸金(ENIG,俗稱“鍍金”)與有機(jī)保焊劑(OSP)是兩種主流工藝,但它們?cè)谑J健?yīng)用場(chǎng)景及成本效益上存在顯著差...

關(guān)鍵字: PCB OSP工藝

在PCB設(shè)計(jì)的宏偉藍(lán)圖中,布局與布線規(guī)則猶如精密樂章中的指揮棒,是鑄就電路板卓越性能、堅(jiān)不可摧的可靠性及經(jīng)濟(jì)高效的制造成本的靈魂所在。恰如一位巧手的園藝師,合理的布局藝術(shù)性地編排著每一寸空間,既削減了布線交織的繁復(fù)迷宮,...

關(guān)鍵字: PCB 電路板
關(guān)閉