女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 技術(shù)學院 > 技術(shù)解析
[導讀]為增進大家對FPGA的認識,本文將對FPGA的核心優(yōu)點以及FPGA的應用予以介紹。

FPGA采用了邏輯單元陣列LCA這樣一個概念,內(nèi)部包括可配置邏輯模塊CLB、輸入輸出模塊IOB和內(nèi)部連線三個部分。為增進大家對FPGA的認識,本文將對FPGA的核心優(yōu)點以及FPGA的應用予以介紹。如果你對FPGA具有興趣,不妨繼續(xù)往下閱讀哦。

一、FPGA的核心優(yōu)點

FPGA的核心優(yōu)點:可編程靈活性高、開發(fā)周期短、并行計算可編程靈活性高。與ASIC的全定制電路不同,F(xiàn)PGA屬于半定制電路。理論上,如果FPGA提供的門電路規(guī)模足夠大,通過編程可以實現(xiàn)任意ASIC和DSP的邏輯功能。另外,編程可以反復,不像ASIC設計后固化不能修改。所以,F(xiàn)PGA的靈活性也較高。實際應用中,F(xiàn)PGA的現(xiàn)場可重復編程性使開發(fā)人員能夠用軟件升級包通過在片上運行程序來修改芯片,而不是替換和設計芯片(設計和)時間成本巨大),甚至FPGA可通過因特網(wǎng)進行遠程升級。

開發(fā)周期短。ASIC制造流程包括邏輯實現(xiàn)、布線處理和流片等多個步驟,而FPGA無需布線、掩模和定制流片等,芯片開發(fā)流程簡化。傳統(tǒng)的ASIC和SoC設計周期平均是14個月到24個月,用FPGA進行開發(fā)時間可以平均降低55%。全球FPGA第一大廠商Xilinx認為,更快比更便宜重要,產(chǎn)品晚上市六個月5年內(nèi)將少33%的利潤,每晚四周等于損失14%的市場份額。

并行計算效率高。FPGA屬于并行計算,一次可執(zhí)行多個指令的算法,而傳統(tǒng)的ASIC、DSP甚至CPU都是串行計算,一次只能處理一個指令集,如果ASIC和CPU需要提速,更多的方法是增加頻率,所以ASIC、CPU的主頻一般較高。FPGA雖然普遍主頻較低,但對部分特殊的任務,大量相對低速并行的單元比起少量高效單元而言效率更高。另外,從某種角度上說,F(xiàn)PGA內(nèi)部其實并沒有所謂的“計算”,最終結(jié)果幾乎是類似于ASIC“電路直給”,因此執(zhí)行效率就大幅提高。

二、FPGA應用之取代數(shù)字信號處理器(DSP)

FPGA另一個新應用是取代DSP,由于FPGA適合規(guī)劃成可同時大量平行運算組態(tài),如此可加速數(shù)字信號運算。

所謂的「取代」,其實牽涉到價格效能比(Price Performance Rate,中國內(nèi)地方面稱為:性價比,性能價格比)問題,相同的數(shù)字信號運算工作可以用FPGA運算,也可以用DSP運算,重點在于芯片成本,一般而言FPGA的芯片價格貴過DSP,但FPGA同時間可平行執(zhí)行的數(shù)字信號運算量比DSP大,當數(shù)字信號運算的需求量夠大時,F(xiàn)PGA在價格效能比上就會超越DSP。

若更具體說明,一顆高效能的DSP約要30至200美元,而一顆高階的FPGA則約200美元,高效能的DSP同時間可以處理4個信道的數(shù)字信號,而高階的FPGA則可因應20至40個信道以上的信號運算,如此簡單將信道數(shù)與價格相除,可明顯看出在同時多組運算時FPGA的成本低于DSP。

當然,先決條件是應用需求上需要同時間的多組運算,并非所有的應用都需要大量的數(shù)字信號運算,不過無線基地臺方面確實有此種需求,但無線基地臺前端的用戶裝置則沒有這類的需求,事實上現(xiàn)在確實有諸多的無線基地臺,已從過去完全只用DSP方式來進行信號收發(fā)解析處理,改成部份使用DSP、部份使用FPGA。

但是這也并非絕對,原因有二,一是FPGA仍在積極降價中,未來的價格性能比會持續(xù)提升,目前只有大量的數(shù)字信號運算是屬于FPGA較合算,但日后也會逐漸往中階、初階發(fā)展,接下來可能小規(guī)模性的基地臺(如Pico Cell、Femto Cell等)也會使用。

另一是前端用戶的數(shù)字信號運算量也在增加,特別是MIMO技術(shù)已經(jīng)進入到末端用戶產(chǎn)品上(如IEEE 802.11n標準),同時2個、3個天線的收發(fā)將使數(shù)字信號的運算量增加,加上愈來愈多無線技術(shù)是使用OFDM調(diào)變,而OFDM的調(diào)變?yōu)楦叨绕叫谢倪\算,使用FPGA將可獲得不錯的效益。

雖然許多人看好FPGA取代DSP的后續(xù)發(fā)展,但是FPGA也并非全然無威脅,目前許多芯片業(yè)者正積極發(fā)展多核心處理器,例如Tilera公司的Tile64處理器擁有64個執(zhí)行核心,一樣可以提供大量平行的運算,而不需要使用FPGA或DSP

以上就是小編這次想要和大家分享的有關FPGA的內(nèi)容,希望大家對本次分享的內(nèi)容已經(jīng)具有一定的了解。如果您想要看不同類別的文章,可以在網(wǎng)頁頂部選擇相應的頻道哦。

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅(qū)動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅(qū)動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅(qū)動性能的關鍵。

關鍵字: 工業(yè)電機 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術(shù)之一是電機驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅(qū)動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質(zhì)量和效率直接關系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關鍵字: LED 驅(qū)動電源 開關電源

LED驅(qū)動電源是把電源供應轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅(qū)動電源
關閉