女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 廠商動態(tài) > Teledyne Technologies
[導(dǎo)讀]立即獲得無需設(shè)計的動態(tài)性能增益

?新的EV12AQ600/605-ADX4器件選項具有集成的ADX4許可證密鑰,可提高高達6.4 GS/s(單通道模式)的峰值運行時的動態(tài)性能。

?ADX4 - 與Xilinx Kintex® Ultrascale? FPGA兼容的后處理算法可在寬帶應(yīng)用中提供高達10 dBFS的SFDR動態(tài)雜散抑制和接近1個有效位的額外分辨率。

?時間交錯雖然提供了概念上易于理解的采樣率提升,但在擴展分辨率和寬帶寬下很難實現(xiàn)。

為EV12AQ600/5提供即時、無需設(shè)計的動態(tài)性能增強

法國格勒諾布爾 – Media OutReach – 2022年6月17日 - Teledyne e2v今天宣布即將推出具有集成的許可證密鑰的EV12AQ600/5選項,可直接使用Teledyne集團公司旗下SP Devices開發(fā)的新型ADX4后處理算法。ADX4雜散抑制IP可動態(tài)抑制由四個ADC內(nèi)核之間的增益、偏移和相位不匹配導(dǎo)致的雜散頻率分量。時間交錯是提高ADC采樣率的可靠的架構(gòu)方法。然而,在10位分辨率以上和寬帶應(yīng)用中,通過校準避免產(chǎn)生頻譜失真非常具有挑戰(zhàn)性。

對于EV12AQ600/5,四個核心的時間交錯將采樣率從1.6提高到6.4 GS/s。ADC核心之間的不匹配誤差降低了無雜散性能。ADX4可提供高達10 dB的無雜散動態(tài)范圍(SFDR)提升。這種提升在寬帶應(yīng)用中尤其明顯,因為它不需要硬件設(shè)計的更改。用戶可方便地將ADX4代碼模塊燒寫進后處理FPGA中,甚至可以在工作現(xiàn)場進行。

關(guān)于ADC時間交錯

高分辨率數(shù)據(jù)轉(zhuǎn)換器正在快速發(fā)展,以獲取更寬的瞬時帶寬。實現(xiàn)更高采樣率的一種理論上簡單的方法是對現(xiàn)有內(nèi)核應(yīng)用時間交錯。多個ADC核心在公共采樣時鐘的不同相位上進行時鐘控制,從而允許獲取更高密度的信號采樣。這種增加的采樣密度提供了一種有用的性能擴展,并且可以很好地使用高達8位的分辨率。通過標準的混合信號校準和電路布局方案,跨內(nèi)核匹配相對更容易管理。

對于10位及以上的分辨率,尤其是在千兆赫茲范圍內(nèi)工作,則越來越難以確保匹配。因此,會出現(xiàn)采樣偽影,導(dǎo)致失真并限制測量的動態(tài)性能。這些高頻不匹配誤差在模擬設(shè)計領(lǐng)域很難緩解。因此,對于6.4 GS/s時間交錯ADC,要在3 GHz輸入信號下實現(xiàn)72 dB SNR(理論最大12位),需要優(yōu)于12 fs的跨核相位匹配。

值得慶幸的是,在過去的二十年里,DSP資源的成本已經(jīng)顯著下降,如今采用算法方法來減少雜散在經(jīng)濟上是可行的。Teledyne SP Devices專門設(shè)計和制造高分辨率超高速數(shù)字化儀,幾十年來積累了有關(guān)先進分立轉(zhuǎn)換器的豐富經(jīng)驗,并精通這方面的相關(guān)技術(shù)。

與單點或多點校準不同,ADX4數(shù)字誤差校正可以在誤差隨頻率變化時提供雜散抑制,使得不需要的混疊雜散被抑制到噪聲本底中。

實現(xiàn)ADX4

獲得ADX4動態(tài)增強非常容易。通過所需的供應(yīng)鏈,客戶只需將訂單轉(zhuǎn)移到EV12AQ600/5器件的-ADX4選項。此外,他們需要將ADX4模塊添加到Xilinx FPGA代碼負載中。這樣就大功告成了。

ADX4供應(yīng)

以下組件列表顯示了當前隨ADX4許可證密鑰提供的EV12AQ600/5選項??紤]雙通道模式工作的客戶可直接聯(lián)系Teledyne e2v,咨詢ADX2許可證密鑰選項的未來供應(yīng)情況。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉