該項(xiàng)目最初始于2011年,隨后于2017年獲得政府撥款11億盧比(150萬美元)。計(jì)算機(jī)科學(xué)與工程系的Veezhinathan教授領(lǐng)導(dǎo)了可重構(gòu)智能系統(tǒng)工程(RISE)實(shí)驗(yàn)室的團(tuán)隊(duì)。他表示:“我們已經(jīng)證明可以在印度設(shè)計(jì),開發(fā)和制造微處理器。
每種含有開關(guān)電源或微處理器電路的電子設(shè)備都存在電磁干擾 (EMI) ,降低電磁干擾需要大量工程資源并顯著增加設(shè)備的成本。規(guī)范要求限制電子器件發(fā)射的EMI量,避免附近其他器件受到這種干擾。EMI測試成本高,同時(shí),為了滿足合規(guī)要求,能有效降低EMI的設(shè)計(jì)又是十分重要的。充分了解產(chǎn)生電磁場的來源可為低EMI設(shè)計(jì)奠定堅(jiān)實(shí)的基礎(chǔ)。