摘 要 簡要分析sigma—deIta(∑一△)架構(gòu)模數(shù)轉(zhuǎn)換器(ADC)原理,提出一種基于FPGA內(nèi)部LVDS(Low Voltage Differential Signaling)接收器的音頻ADC架構(gòu),并給出在FPGA上的實現(xiàn)結(jié)果。在FPGA內(nèi)部實現(xiàn)音頻ADC,具有擴展方便
摘要 設(shè)計實現(xiàn)一種基于FPGA的視頻采集顯示系統(tǒng),包括視頻圖像的采集、處理與顯示3個部分。視頻圖像部分采用CCD攝像頭OV7670作為視頻數(shù)據(jù)的采集,利用在FPGA中構(gòu)建FIFO并配合SDRAM高速讀寫實現(xiàn)視頻圖像數(shù)據(jù)的高速緩存
我們現(xiàn)今使用大部分處理器內(nèi)部包含了以太網(wǎng)MAC控制,但并不提供物理層接口,故需外接一片物理芯片以提供以太網(wǎng)的接入通道。面對如此復(fù)雜的接口電路,相信各位硬件工程師們都想知道該硬件電路如何在PCB上實現(xiàn)。
摘要:飛機機電管理控制器對于保證飛機的正常飛行起著非常關(guān)鍵的作用,而如今飛機上各種機電設(shè)備越來越復(fù)雜的情況下,對于離散量信號的輸入輸出可靠性有著越來越高的需求。本系統(tǒng)通過合理的硬件設(shè)計,實現(xiàn)了具有自測
0 引 言 由于CPLD的可再編程性質(zhì),可以將同一裝置用于不同的鍵盤和產(chǎn)品,而收到高產(chǎn)量、低成本的效果,同時也節(jié)約了單片機的資源以做它用。可再編程的特點輔之簡便易用的設(shè)計工具,使設(shè)計可以進行晚期更改,提高
EDA是電子設(shè)計自動化(Electronic Design Automation)的縮寫。它是一門正在高速發(fā)展的新技術(shù),是以大規(guī)??删幊踢壿嬈骷樵O(shè)計載體以硬件描述語言為系統(tǒng)邏輯描述的主要表達方式,以計算機、大規(guī)??删幊踢壿嬈骷拈_發(fā)軟件及實驗開發(fā)系統(tǒng)為設(shè)計工具,通過有關(guān)的開發(fā)軟件,自動完成用軟件的方式設(shè)計電子系統(tǒng)到硬件系統(tǒng)的一門新技術(shù)。
熱敏電阻、熱電偶、模擬硅溫度傳感器和鎳/鉑電阻式溫度檢測器(RTD),需要進行校準以達到所需的溫度精度。作為混合信號器件的數(shù)字溫度傳感器則不需要進行校準,它們具有集成數(shù)字邏輯,工作溫度范圍為-55℃到50℃,采用