女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]在高速PCB設(shè)計(jì)過(guò)程中,僅僅依靠個(gè)人經(jīng)驗(yàn)布線,往往存在巨大的局限性。介紹利用Cadence軟件對(duì)高速PCB進(jìn)行信號(hào)完整性仿真。結(jié)合以Cyclone II為核心的遠(yuǎn)距離無(wú)線通信系統(tǒng)控制模塊的PCB設(shè)計(jì),利用Cadence的SPEEC TRAQuest,提取器件的IBIS模型,確定關(guān)鍵信號(hào)線的拓?fù)浣Y(jié)構(gòu),做信號(hào)完整性仿真。依靠仿真結(jié)果指導(dǎo)設(shè)計(jì)和制作,極大地提高了電路設(shè)計(jì)質(zhì)量,縮短了研發(fā)周期。本文主要介紹反射和串?dāng)_仿真。

引言
    信號(hào)完整性是指電路系統(tǒng)中信號(hào)的質(zhì)量。如果在要求的時(shí)間內(nèi),信號(hào)能夠不失真地從源端傳送到接收端,就稱該信號(hào)是完整的。隨著半導(dǎo)體工藝的迅猛發(fā)展、IC開(kāi)關(guān)輸出速度的提高,信號(hào)完整性問(wèn)題(包括信號(hào)過(guò)沖與下沖、振鈴、反射、串?dāng)_、地彈等)已成為高速PCB設(shè)計(jì)必須關(guān)注的問(wèn)題之一。通常,數(shù)字邏輯電路的頻率達(dá)到或超過(guò)50 MHz,而且工作在這個(gè)頻率上的電路占整個(gè)系統(tǒng)的1/3以上,就可以稱其為高速電路。實(shí)際上,與信號(hào)本身的頻率相比,信號(hào)邊沿的諧波頻率更高,信號(hào)快速變化的跳變(上升沿與下降沿)引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期效果。這也是信號(hào)完整性問(wèn)題的根源所在。因此,如何在高速PCB設(shè)計(jì)過(guò)程中充分考慮信號(hào)完整性因素,并采取有效的控制措施,提高電路設(shè)計(jì)質(zhì)量,是必須考慮的問(wèn)題。
    借助功能強(qiáng)大的Cadence公司SPEECTRAQuest仿真軟件,利用IBIS模型,對(duì)高速信號(hào)進(jìn)行信號(hào)完整性仿真分析是一種高效可行的分析方法,可以發(fā)現(xiàn)信號(hào)完整性問(wèn)題,根據(jù)仿真結(jié)果在信號(hào)完整性相關(guān)問(wèn)題上做出優(yōu)化的設(shè)計(jì),從而達(dá)到提高設(shè)計(jì)質(zhì)量,縮短設(shè)計(jì)周期的目的。

1 應(yīng)用設(shè)計(jì)實(shí)例
   
本文設(shè)計(jì)的控制單元在整個(gè)系統(tǒng)中的功能是將地面接收裝置接收到的編碼信號(hào)傳回給主站數(shù)據(jù)處理中心。具體工作過(guò)程是,首先存儲(chǔ)上位機(jī)數(shù)據(jù),然后通過(guò)誤碼率測(cè)試與計(jì)算,選擇一條誤碼率最低的路徑作為數(shù)據(jù)傳輸路徑,最后將存儲(chǔ)的上位機(jī)數(shù)據(jù)通過(guò)該路徑傳輸?shù)街髡緮?shù)據(jù)處理中心進(jìn)行處理。經(jīng)過(guò)綜合考慮,選用了Altera公司的Cyclone II-2C8作為核心芯片,以及外部擴(kuò)展的SDRAM、Flash、各種輸入/輸出電路和MAX232接口芯片等,并結(jié)合Nios II軟核處理器開(kāi)發(fā)套件實(shí)現(xiàn)。該控制單元結(jié)構(gòu)如圖1所示。


    CycloneII-2C8的時(shí)鐘頻率高達(dá)150 MHz以上,由于FPGA內(nèi)部數(shù)據(jù)存儲(chǔ)區(qū)比較小,所以用SDRAM擴(kuò)展了外部數(shù)據(jù)存儲(chǔ)空間。SDRAM采用了Hy-nix公司的HY57V651610/SO,時(shí)鐘頻率達(dá)到75 MHz以上。因此,必須考慮由于信號(hào)頻率過(guò)高引起的信號(hào)完整性問(wèn)題。選擇了功能強(qiáng)大的Cad-ence設(shè)計(jì)軟件,它將原理圖設(shè)計(jì)、PCB Layout、高速仿真分析集于一體,可以解決在設(shè)計(jì)的各個(gè)環(huán)節(jié)中所存在的與電氣性能相關(guān)的問(wèn)題,大大提高了設(shè)計(jì)的成功率。

2 關(guān)鍵信號(hào)拓?fù)浣Y(jié)構(gòu)和仿真
   
此系統(tǒng)中頻率較高的部分為FPGA和SDRAM,F(xiàn)PGA的時(shí)鐘頻率可達(dá)150 MHz以上,SDRAM可達(dá)75MHz以上。因?yàn)镕PGA的內(nèi)部高頻對(duì)其他器件沒(méi)有影響,而FPGA與SDRAM之間的連接為無(wú)縫連接,信號(hào)完整性的好壞直接影響著FPGA能否對(duì)SDRAM進(jìn)行正確的讀和寫。PCB設(shè)計(jì)中,采用Caden-ce軟件的高速仿真工具SPECCTRAQuest,并利用器件的IBIS模型來(lái)分析信號(hào)完整性,對(duì)阻抗匹配以及拓?fù)浣Y(jié)構(gòu)進(jìn)行優(yōu)化設(shè)計(jì),以保證系統(tǒng)正常工作。本文只對(duì)信號(hào)反射和串?dāng)_進(jìn)行詳細(xì)的講解,其他仿真與此類似。
2.1 反射
   
發(fā)射端為HY57V561620的44引腳,接收端為Cyclone II的60引腳,激勵(lì)為66 MHz的方波。圖2為拓?fù)浣Y(jié)構(gòu),圖3為仿真波形。


    由仿真波形可以看出,由信號(hào)反射引起了波形畸變,產(chǎn)生了明顯的振鈴現(xiàn)象。振鈴現(xiàn)象的存在,使信號(hào)多次跨越電平邏輯門限從而導(dǎo)致邏輯功能紊亂。減小振鈴噪聲的一種有效手段是在電路中串聯(lián)一個(gè)小電阻,該電阻為電路提供了阻尼,能顯著減小振鈴幅度,縮短振鈴震蕩時(shí)間,同時(shí)幾乎不影響電路速度。在工程使用上,該電阻通常為33 Ω。串聯(lián)電阻后的拓?fù)浣Y(jié)構(gòu)和仿真波形如圖4和圖5所示。


    串聯(lián)電阻后振鈴現(xiàn)象得到了很好的解決,實(shí)際上這個(gè)解決方法叫阻抗匹配,阻抗在信號(hào)完整性問(wèn)題中占據(jù)著極其重要的地位。
2.2 串?dāng)_
   
提取SD_DQlO(連接Cyclone II的59引腳和HY57V561620的45引腳),SD_DQll(連接Cyclone II的58引腳和HY57V561620的47引腳),SD_DQ-l2(連接CycloneII的57引腳和HY57V561620的48引腳)這三個(gè)網(wǎng)絡(luò)來(lái)做它們之間的串?dāng)_仿真。其中,SD_DQll作為被攻擊網(wǎng)絡(luò),SD_DQlO和SD_D-Ql2作為攻擊網(wǎng)絡(luò)。它們的拓?fù)浣Y(jié)構(gòu)和仿真波形如圖6、圖7所示(傳輸線的并行耦合長(zhǎng)度L=1000 mil,間距P=5 mil)。


    仿真波形如圖8所示。由圖7可以看出串?dāng)_對(duì)于被攻擊網(wǎng)絡(luò)的影響還是很大的,串?dāng)_值Crosstalk=657.95 mV串?dāng)_的大小與傳輸線的并行耦合長(zhǎng)度L和間距P有關(guān),耦合長(zhǎng)度越短,間距越大,串?dāng)_就越小。仿真結(jié)果如表1所列。


    因此,制作PCB時(shí),在允許的情況下要盡可能減小不同性質(zhì)信號(hào)線之間的并行長(zhǎng)度,加寬它們之間的間距,改變某些線的線寬和高度。當(dāng)然,影響串?dāng)_的因素還有許多,比如電流流向、干擾源信號(hào)頻率上升時(shí)間等,應(yīng)綜合考慮。

結(jié)語(yǔ)
   
在本次控制單元高速PCB設(shè)計(jì)中,運(yùn)用功能強(qiáng)大的Cadence軟件,從制作原理圖、PCB布局到高速仿真分析,取得了較好的效果。依據(jù)SPEECTRAQuest仿真分析所得到的合理的拓?fù)浣Y(jié)構(gòu)和布局布線,使電路板工作正常。這種設(shè)計(jì)方式大大縮短了硬件調(diào)試時(shí)間,提高了工作效率,節(jié)約了設(shè)計(jì)成本。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過(guò)流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問(wèn)題卻十分常見(jiàn),不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問(wèn)題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問(wèn)題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來(lái)解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開(kāi)關(guān)電源具有效率高的特性,而且開(kāi)關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開(kāi)關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉