女人被狂躁到高潮视频免费无遮挡,内射人妻骚骚骚,免费人成小说在线观看网站,九九影院午夜理论片少妇,免费av永久免费网址

當前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]本文所提出的基于多路移相時鐘的等精度瞬時測頻模塊具有電路簡單,性價比高的特點,可用于捷變頻脈沖調(diào)制雷達脈內(nèi)測頻。最為核心的測頻電路完全在FPGA內(nèi)部構(gòu)建,輸入的標準時鐘僅為10 MHz,不僅減小了布線和制板的難度,而且大幅提高了模塊的抗干擾能力保證了測量精度。整個測頻模塊用一塊板卡實現(xiàn),通過測試達到預(yù)期效果,證明該設(shè)計方案具有很高的實用性。

0 引 言

  目前,脈沖雷達的脈內(nèi)信號分析一直是研究的熱點和難點,如何能更快速,準確的對脈內(nèi)載波頻率測量成為研究人員關(guān)注的目標,與此同時高精度頻率源在無線電領(lǐng)域應(yīng)用越來越廣泛,對頻率測量設(shè)備有了更高的要求,因此研究新的測頻方法對開發(fā)低成本、小體積且使用和攜帶方便的頻率測量設(shè)備有著十分重要的意義。本文根據(jù)雷達發(fā)射機頻率快速變化的特點,采用目前新型的邏輯控制器件研究新型頻率測量模塊,結(jié)合等精度內(nèi)插測頻原理,對整形放大后的脈沖直接計數(shù),實現(xiàn)對下變頻后單脈沖包絡(luò)的載波快速測頻。具有測量精度高,測量用時短的特點,能作為脈沖雷達單脈沖瞬時測頻模塊

1 移相時鐘計數(shù)法測頻原理

  移相時鐘計數(shù)法以等精度測頻法為基礎(chǔ),是一種新的內(nèi)插技術(shù),其多路同頻但不同相位的時鐘由FPGA內(nèi)部的PLL產(chǎn)生,然后分別傳送到相應(yīng)的計數(shù)器計數(shù),在實際閘門開啟時段各計數(shù)器同時計數(shù);實際閘門關(guān)閉后,再將總計數(shù)值用于測頻運算。具體方法為:實際閘門作為關(guān)鍵邏輯信號,通過全局時鐘布線和4個同步計數(shù)器的計數(shù)使能端(cnt_ena)相連,作為計數(shù)器的計數(shù)使能信號;四路時鐘信號作為計數(shù)器的計數(shù)時鐘,分別和4個計數(shù)器的時鐘端(clk)相連,實現(xiàn)4個計數(shù)器對實際閘門脈寬計數(shù),計數(shù)器設(shè)置為在時鐘上升沿加1計數(shù)。設(shè)4個計數(shù)器的計數(shù)值分別為ns1、ns2、ns3、ns4,假設(shè)總計數(shù)值為N′s,由于每個計數(shù)器計數(shù)值的變動都會使N′s的值發(fā)生變動,而n21、ns2、ns3、ns4對應(yīng)的計數(shù)時鐘相互有90°的相位差(Tdk/4計數(shù)時間),則計數(shù)值N′s會在每Tdk/4時間增加1。等效于將一路標準計數(shù)時鐘進行4倍頻。在一次測量結(jié)束后(即實際閘門關(guān)閉),再利用公式計算得到實際閘門脈寬測量值,則等精度測頻公式:

  對比式(1)和(2)可知,將4個計數(shù)器計數(shù)值ns1、ns2、ns3、ns4求和運算的結(jié)果作為新的計數(shù)值進行測頻運算,其測頻結(jié)果等效為將標準頻率4倍頻。該結(jié)論也可從相對誤差的角度進行說明,由于等精度測頻法的實際閘門和被測信號同步,故式(2)中的Nx不存在量化誤差。而實際閘門和標準時鐘不同步,則N′s存在±1量化誤差。則測頻的相對誤差為:

  由于計數(shù)值N′s幾乎為Ns的4倍,故式(2)所對應(yīng)的誤差是式(1)對應(yīng)的1/4。即通過四路移相時鐘測頻的方法,在測量時間和基準時鐘頻率不變的情況下,使測量的相對誤差變?yōu)樵`差的1/4,測量精度提高了4倍。若增加移相時鐘的路數(shù),則測量精度會進一步提高。

2 新型測頻模塊總體方案設(shè)計

  利用移相時鐘計數(shù)法構(gòu)建中頻瞬時測量模塊來實現(xiàn)頻率的測量,該測頻模塊的測量對象是脈沖雷達接收機下變頻后的中頻信號??傮w設(shè)計目標是構(gòu)建一個數(shù)字化、綜合化、自動化的測試平臺,能滿足脈內(nèi)測頻的要求,能進行遠程通信,并有一定的移植型和升級性,建立系統(tǒng)的基本框架如圖1。

  整個系統(tǒng)的工作機理是:操作人員通過上位機人機界面對該模塊進行參數(shù)設(shè)置和功能選擇,人機界面的設(shè)定值通過串口傳輸?shù)絾纹瑱C,單片機作為測量模塊的控制部件,控制FPGA完成相應(yīng)的測量任務(wù),F(xiàn)PGA負責具體測頻算法實現(xiàn)。測試完成后,測試結(jié)果通過單片機傳送給上位機人機界面顯示,兩者通過RS232串口連接。整個設(shè)計中FPGA內(nèi)部的測頻算法電路為核心電路。

3 FPGA測頻算法電路設(shè)計

  采用Altera公司StratixII系列EP2S15F484C5型FPGA為核心控制單元。內(nèi)部的測頻算法電路主要包括PLL輸出時鐘的走線、時序控制單元、數(shù)據(jù)處理單元。這些單元是實現(xiàn)測頻算法的核心,需要將各單元按相互提供的接口在FPGA內(nèi)部進行連接,構(gòu)成完整的測頻模塊,實現(xiàn)等精度測頻功能。輸入信號分別為10 MHz的時鐘信號、脈沖包絡(luò)信號和被測信號;輸出信號為時鐘計數(shù)值和ns被測信號計數(shù)值nx,其原理總框圖如圖2。

利用PLL輸出多路計數(shù)時鐘,可在FPGA內(nèi)部通過PLL級聯(lián)的方式增大最大倍頻數(shù)。首先利用EPLL將恒溫晶振輸入的10 MHz時鐘倍頻到50 MHz,傳輸給FPLL作為FPLL的基準時鐘。FPLL再將輸入時鐘倍頻到400 MHz,并移相、抽頭得到四路移相時鐘。FPLL移相度數(shù)設(shè)置為:0°、90.0°、180°、270.0°,最終實際度數(shù)和設(shè)置值一致。由于FPLL周圍布置了4根全局時鐘線,故FPLL的輸出時鐘全部可通過GLOBAL器件進行全局時鐘線布線。

  被測信號為脈沖調(diào)制波的載波信號。該信號經(jīng)過整形放大電路處理后形成脈沖串輸入到FPGA的專用時鐘引腳。由于電路和器件的影響,脈沖串的頭、尾部信號的幅度和頻率均不穩(wěn)定,在FPGA內(nèi)部表現(xiàn)為頻率波動較大,故只能選取脈沖串中間的穩(wěn)定部分作為測量對象。

  脈沖包絡(luò)信號由檢波電路提供,作為被測信號的脈沖寬度輸入信號。若采用變閘門測頻方式,脈寬計數(shù)器對每個脈沖包絡(luò)的寬度進行測量,其脈寬值在脈沖包絡(luò)下降沿時保存,并在下一個脈沖包絡(luò)的上升沿之前提供給預(yù)閘門計數(shù)器作為預(yù)閘門計數(shù)參考值。

  該測頻方案需對連續(xù)波進行1 ms閘門時間的測量,對于400 MHz的標準時鐘信號,采用二十位同步計數(shù)器對被測信號和標準時鐘計數(shù)。二十位同步計數(shù)器的計數(shù)頻率可達416 MHz,其最大計數(shù)值為1048576,用400 MHz的標準時鐘信粵計數(shù),對應(yīng)的計數(shù)時間為2.6 ms。計數(shù)器用Quartus6.0軟件中的Mega Wizard Plug-in Manager工具包調(diào)用ALTERA公司提供的IP核自動生成。

4 外圍電路設(shè)計

  外圍電路包括為FPGA提供標準10 MHz時鐘的恒溫晶振電路;對輸入信號進行放大、整形處理的整形電路;脈沖包絡(luò)檢測電路以及為整個模塊提供-5 V、+1.2 V、+3.3 V、+5 V電壓的電源電路。

  本課題測頻精度要求為±10-6,振蕩器的頻率精度至少要達到±10-7,只能選用壓控恒溫晶體振蕩器構(gòu)建標準頻率源。本課題所用晶振為成都星華公司產(chǎn)品,通過儀器內(nèi)部自帶的Allan方差測試軟件得到OCXO的秒穩(wěn)在3.3×10-12,100 s的短穩(wěn)在4.4×10-12。

  信號接收機傳送來的被測信號振幅通常只有毫伏量級,而FPGA的輸入端口一般為LVTTL電平,故需要將輸入信號進行電平轉(zhuǎn)換。FPGA的LVTTL電平格式輸入端口的最高頻率達到200 MHz,為了能和該頻率值相配合,不形成速度瓶頸,采用超高速ECL電平輸出比較器ADC-MP563完成信號整形功能,串接電平轉(zhuǎn)換器MC100EPT25完成差分ECL電平到LVTTL邏輯電平的轉(zhuǎn)換。

脈沖包絡(luò)檢測電路檢測被測信號的包絡(luò)線,用于測量脈沖寬度。采用AD公司檢波芯片AD8310構(gòu)建檢波電路,對被測信號的檢波采用單端輸入的方式。上位機用CV18.0構(gòu)建人機界面。

5 仿真結(jié)果說明

  測試方法:分別用Agilent公司矢量信號發(fā)生器E4438C和任意波形發(fā)生器33250輸出信號作為被測對象,用該測頻模塊對其信號頻率進行測量,各計數(shù)值通過單片機串口上傳到上位機處理軟件,該軟件通過程序?qū)崿F(xiàn)式(2)的算法,計算測量頻率值。測量結(jié)果如表1所示。

  表1為不定脈寬脈內(nèi)載波頻率測量,閘門時間根據(jù)測量開始后第一個脈沖包絡(luò)的脈寬測量值確定,由于E4438C在產(chǎn)生4μs脈寬時波動較大,故在某些頻點實際閘門時間偏差較大。實驗表明:系統(tǒng)對脈沖調(diào)制波載波測頻,在不定脈寬(4μs左右)狀態(tài)下對中頻的測頻精度優(yōu)于±10 kHz。

  表2為不定脈寬脈內(nèi)載波頻率測量。頻率源為Agilent公司的任意波形發(fā)生器33250。實驗表明:系統(tǒng)對脈沖調(diào)制波載波測頻,在不定脈寬(≤400 ns)狀態(tài)下對中頻的測頻精度優(yōu)于±30 kHz。

6 結(jié)束語

  本文所提出的基于多路移相時鐘的等精度瞬時測頻模塊具有電路簡單,性價比高的特點,可用于捷變頻脈沖調(diào)制雷達脈內(nèi)測頻。最為核心的測頻電路完全在FPGA內(nèi)部構(gòu)建,輸入的標準時鐘僅為10 MHz,不僅減小了布線和制板的難度,而且大幅提高了模塊的抗干擾能力保證了測量精度。整個測頻模塊用一塊板卡實現(xiàn),通過測試達到預(yù)期效果,證明該設(shè)計方案具有很高的實用性。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:結(jié)合無線充電產(chǎn)品設(shè)計經(jīng)驗,對無線充電設(shè)計細節(jié)進行探究。介紹了無線充電劃分及電磁感應(yīng)無線充電結(jié)構(gòu)、測試指標,在此基礎(chǔ)上對電磁感應(yīng)無線充電設(shè)計進行了分析,并總結(jié)了電磁感應(yīng)無線充電產(chǎn)品常見問題及改善措施,闡述了電磁感應(yīng)無...

關(guān)鍵字: 模塊設(shè)計 線圈 散熱

香港2022年7月7日 /美通社/ -- 壽康集團有限公司(“壽康集團”或“本公司”及其附屬公司,統(tǒng)稱“本集團”;股份代號:0575.HK)旗下全資附屬公司、并以香港為基地的人工智能創(chuàng)新公司及衰老與長壽深層生物...

關(guān)鍵字: 時鐘 VI GE EV

摘要:基于Zynq-7000系列芯片,利用其ARM+FPGA的組合架構(gòu),搭建了千兆以太網(wǎng)模塊。介紹了該模塊的硬件平臺設(shè)計,并在硬件基礎(chǔ)上設(shè)計了FPGA和ARM程序。經(jīng)測試,模塊成功實現(xiàn)了數(shù)據(jù)上下行傳輸功能,傳輸速度達到6...

關(guān)鍵字: ARM+FPGA 千兆以太網(wǎng) 模塊設(shè)計

摘要:介紹了混聯(lián)機構(gòu)高速高精度貼片機的設(shè)計內(nèi)容,主要包括機械結(jié)構(gòu)設(shè)計及控制系統(tǒng)設(shè)計,并研制了樣機,通過調(diào)試,初步達到設(shè)計預(yù)期,對混聯(lián)機構(gòu)應(yīng)用于工業(yè)生產(chǎn)具有一定的指導(dǎo)意義。

關(guān)鍵字: 混聯(lián)機構(gòu) 模塊設(shè)計 控制系統(tǒng)

摘要:介紹了混聯(lián)機構(gòu)高速高精度貼片機的設(shè)計內(nèi)容,主要包括機械結(jié)構(gòu)設(shè)計及控制系統(tǒng)設(shè)計,并研制了樣機,通過調(diào)試,初步達到設(shè)計預(yù)期,對混聯(lián)機構(gòu)應(yīng)用于工業(yè)生產(chǎn)具有一定的指導(dǎo)意義。

關(guān)鍵字: 混聯(lián)機構(gòu) 模塊設(shè)計 控制系統(tǒng)

預(yù)處理階段測試設(shè)備狀態(tài);向DMA控制器的設(shè)備地址寄存器中送入設(shè)備號,并啟動設(shè)備;向主存地址計數(shù)器中送入欲交換數(shù)據(jù)的主存起始地址;向字計數(shù)器中送入欲交換的數(shù)據(jù)個數(shù) 。

關(guān)鍵字: DMA 預(yù)處理 計數(shù)器

文章轉(zhuǎn)自知乎[MIPI自學(xué)筆記],作者IEEE1364https://zhuanlan.zhihu.com/p/926820471?MIPI概述MIPI是MobileIndustryProcessorInterface的...

關(guān)鍵字: MIPI LAN 數(shù)據(jù)流 時鐘

×為可編程邏輯控制器(PLC)或分布式控制系統(tǒng)(DCS)模塊等過程控制應(yīng)用設(shè)計模擬輸入模塊時,主要權(quán)衡因素通常是性價比。傳統(tǒng)上,此應(yīng)用領(lǐng)域使用雙極性±15V電源軌來提供有源前端組件,用于輸入信號的衰減或增益。這會影響物料...

關(guān)鍵字: 模塊設(shè)計 系統(tǒng)級 模擬輸入 ADC

1、為設(shè)計執(zhí)行綜合時使用的各種設(shè)計約束是什么?1.1、創(chuàng)建時鐘(頻率、占空比)。1.2、定義輸入端口的transition-time要求1.3、指定輸出端口的負載值1.4、對于輸入和輸出,指定延遲值(輸入延遲和輸出延遲)...

關(guān)鍵字: 數(shù)字芯片 時鐘 WIRE CK

如今,SoCs正變得越來越復(fù)雜,數(shù)據(jù)經(jīng)常從一個時鐘域傳輸?shù)搅硪粋€時鐘域。上圖信號A由C1時鐘域觸發(fā),被C2時鐘域采樣。根據(jù)這兩個時鐘之間的關(guān)系,在將數(shù)據(jù)從源時鐘傳輸?shù)侥繕藭r鐘時,可能會出現(xiàn)不同類型的問題,并且這些問題的解...

關(guān)鍵字: 時鐘 觸發(fā)器 同步器 SETUP

模擬

31144 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉